说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 多芯片组件技术
1)  MCM
多芯片组件技术
1.
Development and Application for MCM Packaging Technologies;
多芯片组件技术的发展及应用
2)  multi-chip-modules
多芯片组装技术
1.
The design and fabrication of multi-chip-modules;
多芯片组装技术工艺与设计
3)  MCM
多芯片组件
1.
Research on the Failure Rate Prediction for MCM;
多芯片组件MCM的失效率预计研究
2.
Finite Element Simulation for 3-D Thermal Analysis of MCM;
多芯片组件的三维温场有限元模拟与分析
3.
MCM made by means of advanced thick film technology;
基于先进厚膜技术的多芯片组件
4)  multi-chip module
多芯片组件
1.
This paper uses a RLC transmission line model to represent the multi-chip module interconnect, and figures out the interconnect power consumption equation in frequency domain.
使用RLC传输线模型对多芯片组件的互连进行表征,通过对输入互连的电流及其等效电阻的近似,推导得出多芯片组件互连功耗的频域数学表达式,并给出了计算机仿真实验结果。
2.
Multi-Chip Module (MCM) technology attracts much more attention in researching and developing microelectronic packaging technology because of its special characteristics, such as small volume, high packaging density, high performance, high reliability and so on.
多芯片组件技术(Multi-Chip Module, MCM)以其体积小、组装密度高,性能高、可靠性高等特点成为了当前微电子封装技术领域研究和发展的热点。
3.
3D Multi-chip module (MCM) is one of the new directions.
众所周知,随着大规模集成电路的发展,对芯片之间的互连提出了更高的要求,高端电子系统中高密度封装技术逐渐成为发展的主流,其中叠层型多芯片组件(MCM)就是其中的一种。
5)  multichip module
多芯片组件
1.
Analysis of electromagnetic interference spectrum in multichip modules;
多芯片组件电磁干扰频谱中的两次峰值问题研究
2.
Characteristics simulation of MEMS packaging using multichip modules technology;
基于微机械系统的多芯片组件封装和特性模拟(英文)
3.
Based on the static field,the moment of method (MoM) is used to extract the equivalent circuit parameters of the interconnects in multichip module (MCM).
在准静态场的基础上,采用矩量法(MoM)对多芯片组件(MCM)中互连线结构进行了分析。
6)  multi-chip module(MCM)
多芯片组件
1.
At last, a multi-chip module(MCM)BIST scheme is briefly introduced by comparison.
分析了数字VLSI电路的传统测试手段及其存在问题,通过对比的方法,讨论了内建自测试(BIST)技术及其优点,简介了多芯片组件(MCM)内建自测试的目标、设计和测试方案。
补充资料:芯片封装技术简述

自从美国Intel公司1971年设计制造出4位微处a理器芯片以来,在20多年时间内,CPU从Intel4004、80286、80386、80486发展到Pentium和PentiumⅡ,数位从4位、8位、16位、32位发展到64位;主频从几兆到今天的400MHz以上,接近GHz;CPU芯片里集成的晶体管数由2000个跃升到500万个以上;半导体制造技术的规模由SSI、MSI、LSI、VLSI达到 ULSI。封装的输入/输出(I/O)引脚从几十根,逐渐增加到 几百根,下世纪初可能达2千根。这一切真是一个翻天覆地的变化。


    对于CPU,读者已经很熟悉了,286、386、486、Pentium、Pentium Ⅱ、Celeron、K6、K6-2 ……相信您可以如数家珍似地列出一长串。但谈到CPU和其他大规模集成电路的封装,知道的人未必很多。所谓封装是指安装半导体集成电路芯片用的外壳,它不仅起着安放、固定、密封、保护芯片和增强电热性能的作用,而且还是沟通芯片内部世界与外部电路的桥梁——芯片上的接点用导线连接到封装外壳的引脚上,这些引脚又通过印制板上的导线与其他器件建立连接。因此,封装对CPU和其他LSI集成电路都起着重要的作用。


    新一代CPU的出现常常伴随着新的封装形式的使用。 芯片的封装技术已经历了好几代的变迁,从DIP、QFP、PGA、BGA到CSP再到MCM,技术指标一代比一代先进,包括芯片面积与封装面积之比越来越接近于1,适用频率越来越高,耐温性能越来越好,引脚数增多,引脚间距减小,重量减小,可靠性提高,使用更加方便等等。 下面将对具体的封装形式作详细说明 


   一、DIP封装


    70年代流行的是双列直插封装,简称DIP(Dual In-line Package)。DIP封装结构具有以下特点: 1.适合PCB的穿孔安装; 2.比TO型封装易于对PCB布线; 3.操作方便 DIP封装结构形式有:多层陶瓷双列直插式DIP,单层陶瓷双列直插式DIP,引线框架式DIP(含玻璃陶瓷封接式,塑料包封结构式,陶瓷低熔玻璃封装式)。 衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。以采用40根I/O引脚塑料包封双列直插式封装(PDIP)的CPU为例,其芯片面积/封装面积=3×3/15.24×50=1:86,离1相差很远。不难看出,这种封装尺寸远比芯片大,说明封装效率很低,占去了很多有效安装面积 Intel公司这期间的CPU如8086、80286都采用PDIP封装。 


   二、芯片载体封装 


  80年代出现了芯片载体封装,其中有陶瓷无引线芯片载体LCCC(Leadless Ceramic Chip Carrier)、塑料有引线芯片载体PLCC(Plastic Leaded Chip Carrier)、小尺寸封装SOP(Small Outline Package)、塑料四边引出扁平封装PQFP(Plastic Quad Flat Package),封装结构形式如图3、图4和图5所示。 以0.5mm焊区中心距,208根I/O引脚的QFP封装的CPU为例,外形尺寸28×28mm,芯片尺寸10×10mm,则芯片面积/封装面积=10×10/28×28=1:7.8,由此可见QFP比DIP的封装尺寸大大减小。QFP的特点是: 1.适合用SMT表面安装技术在PCB上安装布线; 2.封装外形尺寸小,寄生参数减小,适合高频应用; 3.操作方便; 4.可靠性高。 在这期间,Intel公司的CPU,如Intel 80386就采用塑料四边引出扁平封装PQFP。


说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条