说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 并行Turbo译码
1)  parallel Turbo decoding
并行Turbo译码
2)  Parallel Turbo Coding Scheme
并行Turbo编译码算法
3)  Turbo decoding
Turbo码译码
1.
To lower power consumption in Turbo decoding, a new algorithm based on trellis combination was proposed.
针对Turbo码译码器功耗大的问题,改进了传统的最大后验概率译码算法,提出了一种基于网格图合并思想的低功耗Turbo码译码算法。
2.
Turbo decoding adopts the idea of iterative decoding in which the decoding delay is an obstacle to the application of a real-time communication system.
Turbo码译码采用迭代译码思想,译码时延较大是其应用于实时性要求较高的通信系统中的一大障碍。
3.
New developments of Turbo decoding algorithm and the latest applications of Turbo code technology in recent two years are introduced.
介绍了近两年来Turbo码译码算法研究的最新进展和Turbo码技术应用的最新成果。
4)  parallel decoding
并行译码
1.
For the purpose of cutting down the delay of the decoding calculation, this paper presents an algorithm of sub-block parallel decoding on the basis of the theory of the handover and iteration.
为了减少译码计算的时延,利用递推迭代的思想,给出一种分块并行译码的方法,即将接收的整个码字分成若干子块,各子块进行并行处理,其中各子块的前后向递推公式的初始值由相邻子块的前一次迭代译码的边界计算值传递。
2.
For high data applications,the parallel decoding scheme can reduce the decoding delay greatly.
为了适应高速率通信系统的发展要求,Turbo码采用并行译码的结构方式来降低时延。
3.
According to the error-correcting capability complementarity of Chase decoding algorithm and Ordered Statistic Decoding(OSD) algorithm,a new Chase-OSD parallel decoding algorithm for RM codes is proposed,in which,OSD algorithm processes certain MRIPs of a received sequence,while Chase-type decoding algorithm processes certain LRPs of a received sequence.
根据Chase译码算法和分阶统计译码(OSD)算法在纠错能力上的互补性,提出一种新的针对RM码的OSD-Chase并行译码算法,其中,OSD算法对接收序列的高可信相互独立符号集合(MRIPs)进行处理,并产生候选码字,若MRIPs中有超过i个错误,则order-i的OSD算法译码失败。
5)  PDL
并行译码
1.
Then we discussed the method of multistage decoding(MSD)and parallel decoding on levels(PDL)in particular.
首先介绍了基于信道编码的多级编码调制(MLC)的原理与特点;其次,重点论述了MLC的多级译码(MSD)和并行译码(PDL)方法;最后,以BCH为分量码并针对在高斯信道和瑞利衰落信道,分别给出MLC的MSD与PDL两种译码结果。
6)  Turbo decoder
Turbo译码器
1.
Implementation scheme of FPGA(field programmable gate array) Turbo decoder is presented.
在Xilinx公司的FPGA芯片xc3s2000-4fg676上实现了帧长可变的Turbo译码器。
2.
In order to reduce the error bits caused by channel transmission and improve the reliability,this paper designs a Turbo decoder based on SOVA algorithm and introduces its application in the reconciliation.
为了减少信道传输引起的误码,提高传输可靠性,设计了一种基于SOVA算法的Turbo译码器,并介绍了Turbo译码器在数据协调中的应用。
3.
The system framework of hardware design for Turbo decoder based on SOVA algorithm is introduced.
给出了基于SOVA算法的Turbo译码器的硬件设计系统结构,通过对关键模块的硬件资源占有及译码时序的分析,提出了减少硬件资源、降低硬件功耗以及提高译码速度、减少译码时延的优化设计方案。
补充资料:编码与译码


编码与译码
coding and decoding

【5]). 对编码理论的研究,还存在另外一种研究方向,它与如下的事实相联系:编码理论中的许多结果(例如,Shannon定理以及上界(3))都不是“构造性的”,而是关于无穷码列王K。}(凡任B犷)的存在性定理.在这一点上,已做了很多工作来加强这些结果,以便能够在具有如下性质的码列{凡}所组成的集合中证明它们:对于码列{凡},存在一个Turing机使得集合U二必K。中的任何长为I的字都能在适当的时间(关于I具有较低的增长阶,如11091)内被该Turing机识别. 某些建立界的新方法和新构造(这些方法与构造已在编码理论中得到发展),在一些表面看起来与编码理论的传统问题相距甚远的领域,导致了实质性的进展.这里值得提及的是:纠正一个错误的最大码在实现(通过触点模式(conta以scheme))逻辑代数函数的渐近最优方法中的运用;”维Euclkl空间的球填充密度的上界的重要改进;在实现(由公式)一类逻辑代数函数所需的复杂性的估计中,不等式(1)的运用.编码理论的思想与结果在自纠正系统和不可靠元组成的可靠系统的综合中获得了进一步的发展.【补注】下面的[All,[A2】是纠错码和编码理论的两本标准参考书.二二笼嚣“灿飞耐‘耐ng;“晒一““’~在第三种定义中,费用等于码字长度/,超出期望的长度p.的最大超出量.构造一个一对一的逐字母编码.厂砚,《使得其成本L(力达到最小的问题,等价于在满足条件(1)的自然数组以,,…lm,)集合内,求解使函数L(f)达到最小的问题.对于匕述三种成本的定义,这一问题的解已经求得. 设函数L(、f)在满足条件(协的数组(不必是自然数组)(l。…,l州1)集合上的最小值等于L(尸),且在点(l。(P),·,l。、、尸))上达到.非负量I任)=L仃)一L(尸)称为编码f的不参度(redu”dancy),I汀)/L(月称为编码了的担科{〔参摩(rela‘ive『edundan即)对于由shannon法在长度lr(l(P)簇l
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条