1) Turbo code/decode
Turbo编/译码器
2) Turbo decoder
Turbo译码器
1.
Implementation scheme of FPGA(field programmable gate array) Turbo decoder is presented.
在Xilinx公司的FPGA芯片xc3s2000-4fg676上实现了帧长可变的Turbo译码器。
2.
In order to reduce the error bits caused by channel transmission and improve the reliability,this paper designs a Turbo decoder based on SOVA algorithm and introduces its application in the reconciliation.
为了减少信道传输引起的误码,提高传输可靠性,设计了一种基于SOVA算法的Turbo译码器,并介绍了Turbo译码器在数据协调中的应用。
3.
The system framework of hardware design for Turbo decoder based on SOVA algorithm is introduced.
给出了基于SOVA算法的Turbo译码器的硬件设计系统结构,通过对关键模块的硬件资源占有及译码时序的分析,提出了减少硬件资源、降低硬件功耗以及提高译码速度、减少译码时延的优化设计方案。
3) Turbo Coder
Turbo编码器
1.
The Design of Turbo Coder Chip In DTV System;
基于数字电视传输系统Turbo编码器芯片设计
4) Turbo decoding
Turbo码译码
1.
To lower power consumption in Turbo decoding, a new algorithm based on trellis combination was proposed.
针对Turbo码译码器功耗大的问题,改进了传统的最大后验概率译码算法,提出了一种基于网格图合并思想的低功耗Turbo码译码算法。
2.
Turbo decoding adopts the idea of iterative decoding in which the decoding delay is an obstacle to the application of a real-time communication system.
Turbo码译码采用迭代译码思想,译码时延较大是其应用于实时性要求较高的通信系统中的一大障碍。
3.
New developments of Turbo decoding algorithm and the latest applications of Turbo code technology in recent two years are introduced.
介绍了近两年来Turbo码译码算法研究的最新进展和Turbo码技术应用的最新成果。
6) Virtual Turbo Encoder
虚拟Turbo编码器
补充资料:译码器
译码器
decoder
ylmoq!译码器(decoder)将每一个输人代码转换为另一个对应的输出代码,即完成翻译代码工作的组合逻辑电路。它常用在数字显示电路中。 图1是一个2线一4线译码器的逻辑图,AIA。是输人代码,Y3、YZ、Yl、Y。是输出代码。由表1可见,当A:、A。为任一代码时,Y3、YZ、Y卜Y。均给出一个对应的代码。而且,由于每个输出代码中仅有一位是1,因而可以分别用每根线的输出1状态作为一个输人代码的译码输出。 图12线一4线译码器的逻辑图 图1中的S端是附加控制端,S一1时译码器工作,S一。时译码器被禁止工作,每个输出端都停留在逻辑。状态。如果把S作为数据输人端,A:、A0作为地址输人端,则此电路又是一个多路分配器。 表1图i电路的功能表┌───┬──────┐│AIA。 │Y3 YZ YIY。 │├───┼──────┤│00 │0 0 01 │├───┼──────┤│01 │0 0 10 │├───┼──────┤│1O │0 1 00 │├───┼──────┤│11 │1 0 00 │└───┴──────┘ 在有些译码器中,每个输出代码中可能不止一位是1,常见的七段字形译码器就是一例。图2是七段字形译码器的符号,表2是它的功能表。从表2中可以看到,输人代码A3A:AIA。的。。。。一1001状态分别表示十进制数的O一9,输出代码的a、b、e、d、e、f、g分别控制着七段字符显示器(见图3)的一段。例如当A。AZAIA。=o一01(表示十进制的5)时,输出代码abedefg=10一2011,即a、C、d、f、g为1,于是对应的各段被点亮,在显示器上显示出5的字形。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条