1) Cache Offset(CO)
缓存偏移量
1.
This paper proposes a Scheduling Strategy based on Cache Offset(SSCO) strategy, the above-mentioned problem has been solved well by means of counting and processing the information about the Cache Offset(CO) of playback of quested data block and the two metrics have been improved noticeably.
提出的基于缓存偏移量的数据调度策略通过统计数据块在供求节点上的播放偏移量并对其加以处理,可有效解决该问题,使播放连续度、启动延迟性能得到明显提高。
2) traffic caching
流量缓存
1.
Modeling of peer-to-peer traffic caching deployment;
Peer-to-Peer流量缓存部署建模
3) buffer size
缓存容量
1.
A TCP protocol model based method for setting up buffer size of router
基于TCP协议模型的路由器缓存容量设置方法
2.
Stanford model suggests that the buffer size can decrease to 1% of Bandwidth Delay Product (BDP).
目前核心路由器在网络拥塞时用以存储数据的缓存容量巨大,这虽然保持了极高的链路利用率,但使核心路由器的结构更为复杂。
4) mass buffer
海量缓存
1.
This paper designed mass buffer in network backup system(NBS),provided the definition,purpose,size assessment related to the backup cost,the design and implementation of mass buffer.
提出一种在网络备份系统(network backup system,NBS)中的海量缓存方法。
5) offset
[英]['ɔfset] [美]['ɔf'sɛt]
偏移量
1.
Analysis and calculation for electrode-wire offset in wedm programming;
线切割编程中电极丝偏移量的分析与计算
2.
Influence of the injection pressure to plastic mould core offset;
注射压力对塑料模具型芯偏移量的影响
3.
On the setting of longitudinal offset of continuous beam bridge;
连续梁桥纵向偏移量设置
6) deviation
[英][,di:vi'eɪʃn] [美]['divɪ'eʃən]
偏移量
1.
Producing causation and check method of nucleon density instrument deviation;
核子密度仪偏移量的产生原因及校核方法
2.
In order to modify the calculation,the center datum is established for deviation calculation on the basis of characteristics of quality changes so as to ensure the capacity index could reflect the quality of products correctly.
确立中心数,探讨计算偏移量的方法,决定偏移程度,弥补过程能力指数计算公式的缺陷,以便使过程能力指数准确地综合反映单控产品质量的状况及过程的质量保证程度。
3.
This article mainly deals with the way to control the thickness of the coating with a photo electric sensor instead of the expensive β-ray gage,the way to control the deviation of rnargin with a photoelectric ruler and the way to control the length of the plaster with an infrared sensor.
涂膏机是医用卫生材料行业生产医用膏布(如麝香关节止痛膏)中的关键设备,本文重点介绍了采用光电传感器代替昂贵的β射线测厚仪,对其实现涂层厚度(即含膏量)控制;采用研制开发的数字量输出的光尺传感器实现布边偏移量控制;采用红外光电传感器实现膏布长度计量控制。
补充资料:CPU缓存
缓存的工作原理是当CPU要读取一个数据时,首先从缓存中查找,如果找到就立即读取并送给CPU处理;如果没有找到,就用相对慢的速度从内存中读取并送给CPU处理,同时把这个数据所在的数据块调入缓存中,可以使得以后对整块数据的读取都从缓存中进行,不必再调用内存。
正是这样的读取机制使CPU读取缓存的命中率非常高(大多数CPU可达90左右),也就是说CPU下一次要读取的数据90都在缓存中,只有大约10需要从内存读取。这大大节省了CPU直接读取内存的时间,也使CPU读取数据时基本无需等待。总的来说,CPU读取数据的顺序是先缓存后内存。
目前缓存基本上都是采用SRAM存储器,SRAM是英文StaticRAM的缩写,它是一种具有静志存取功能的存储器,不需要刷新电路即能保存它内部存储的数据。不像DRAM内存那样需要刷新电路,每隔一段时间,固定要对DRAM刷新充电一次,否则内部的数据即会消失,因此SRAM具有较高的性能,但是SRAM也有它的缺点,即它的集成度较低,相同容量的DRAM内存可以设计为较小的体积,但是SRAM却需要很大的体积,这也是目前不能将缓存容量做得太大的重要原因。它的特点归纳如下:优点是节能、速度快、不必配合内存刷新电路、可提高整体的工作效率,缺点是集成度低、相同的容量体积较大、而且价格较高,只能少量用于关键性系统以提高效率。
按照数据读取顺序和与CPU结合的紧密程度,CPU缓存可以分为一级缓存,二级缓存,部分高端CPU还具有三级缓存,每一级缓存中所储存的全部数据都是下一级缓存的一部分,这三种缓存的技术难度和制造成本是相对递减的,所以其容量也是相对递增的。当CPU要读取一个数据时,首先从一级缓存中查找,如果没有找到再从二级缓存中查找,如果还是没有就从三级缓存或内存中查找。一般来说,每级缓存的命中率大概都在80左右,也就是说全部数据量的80都可以在一级缓存中找到,只剩下20的总数据量才需要从二级缓存、三级缓存或内存中读取,由此可见一级缓存是整个CPU缓存架构中最为重要的部分。
一级缓存(Level1Cache)简称L1Cache,位于CPU内核的旁边,是与CPU结合最为紧密的CPU缓存,也是历史上最早出现的CPU缓存。由于一级缓存的技术难度和制造成本最高,提高容量所带来的技术难度增加和成本增加非常大,所带来的性能提升却不明显,性价比很低,而且现有的一级缓存的命中率已经很高,所以一级缓存是所有缓存中容量最小的,比二级缓存要小得多。
一般来说,一级缓存可以分为一级数据缓存(DataCache,D-Cache)和一级指令缓存(InstructionCache,I-Cache)。二者分别用来存放数据以及对执行这些数据的指令进行即时解码,而且两者可以同时被CPU访问,减少了争用Cache所造成的冲突,提高了处理器效能。目前大多数CPU的一级数据缓存和一级指令缓存具有相同的容量,例如AMD的AthlonXP就具有64KB的一级数据缓存和64KB的一级指令缓存,其一级缓存就以64KB64KB来表示,其余的CPU的一级缓存表示方法以此类推。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条