1) last level register
末级寄存器
2) register level
寄存器级
3) register transfer level
寄存器传输级
1.
Thus the register transfer level(RTL) fault simulation has become a hot topic recently.
在超大规模集成电路设计过程中 ,门级故障仿真通常因仿真速度太慢而不能满足市场需求 ,因此近年来寄存器传输级 (RTL)故障仿真成了一个研究热点 已有的RTL的故障模型和故障仿真方法在计算系统的故障覆盖率时 ,对故障数目或者加权系数的计算需要将RTL设计综合到门级 文中在信号位宽和运算符类型的基础上 ,提出了一种在RTL预测故障数的手段 ,并由此得到完全RTL的故障覆盖率计算方法 实验结果证明了该方法的有效
2.
Verification is the bottleneck of more and more complex integrated circuit designs, and doing verification directly on register transfer level (RTL) is a promising solution.
验证是当前越来越复杂的集成电路设计中的瓶颈,在寄存器传输级(RTL)直接做验证是目前比较有效的一种途径。
3.
Since there exist huge semantic difference and no structural similarity between system level model and register transfer level(RTL),checking the equivalence of a system level model and its RTL design is a major challenge.
由于系统级模型和寄存器传输级(RTL)实现之间存在很大的语义差别,并且不存在结构相似性,这两者之间的等价性检验面临许多挑战。
4) register transfer level (RTL)
寄存器传输级
1.
This dissertation firstly summarizes the theory and method of test and verification; secondly introduces some high level testing methods at Register Transfer Level (RTL); lastly designs a feasible RTL test generation method which can generate useful test sequences for function test or verification.
本文首先综述了集成电路的测试和设计验证的基本原理和方法;其次针对设计所采用的寄存器传输级(Register Transfer Level,简称RTL)行为描述方式,介绍了若干已有的高层次测试生成方法;最后提出了一种可行的RTL级测试生成算法,所产生的测试序列可有效地应用于电路的功能测试或设计验证。
5) RTL
寄存器传输级
1.
And then researches and implements a Turbo encoder with RTL design using SystemC according its functionality of SLD and RTL capability.
在简述SystemC的设计方法和流程的基础上,针对SystemC在硬件芯片系统级设计和寄存器传输级设计的特点,以Turbo编码器为对象和开发目的,研究了SystemC基于寄存器传输级设计的可实现性,利用SystemC的模块化功能,通过分析Turbo编码器的结构与信号流图,进行建模仿真直到最后完成划分硬件模块与编程并在FPGA完成其实现与验证,充分证明了SystemC完全适用于基于寄存器传输级设计的IC应用。
6) register transfer level (RTL)
寄存器传输级(RTL)
补充资料:寄存器
电子计算机中用来在操作时暂时存储信息的部件。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条