说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 跳频加密芯片
1)  frequency hopping encrypt ASIC
跳频加密芯片
1.
The paper mainly deals with the realization of software and hardware of Secret Key Gun, theoretical research on frequency hopping encrypt algorithm and engineering realization of frequency hopping encrypt ASIC, of which the study and realization of frequency hopping encrypt algorithm is the key part.
本论文来源于军用开发项目《超短波快速跳频电台》,主要完成与跳频电台相配套的密钥枪的软硬件实现、跳频电台所用的跳频加密算法的理论研究和跳频加密芯片在工程上的设计实现,其中跳频加密算法的研究和实现是本论文的核心内容。
2)  FH encryption
跳频加密
3)  cipher chip
加密芯片
1.
Implementation and application of a cipher chip;
一种加密芯片的实现和应用
2.
A cipher chip based on the structure is implemented, and applied to computer communication.
在此基础上实现了一种基于组合前馈序列的加密芯片 ,并将它应用于计算机加密通信 ,取得了理想的效果。
4)  encryption chip
加密芯片
1.
The Design of Encryption Chip Based on Permutation Code and Its Research on Voice Communication;
排列码加密芯片的设计及其在语音通信中的研究
2.
Now we bring in a stream cipher encryption chip design which is based on neural network algorithm and it not only contains the good statistics of m-sequence but also enhances the periodicity and linear complexity of the output sequences.
现提出基于神经网络算法的序列密码加密芯片设计,在保留原序列良好统计特性基础上,使输出序列的周期性和线性复杂性均有增加。
3.
A high-performance encryption chip which is based on LFSR(Linear Feedback Shift Registers),nonlinear combining functions and FPGA(Field-Programmable Gate Array) has been designed,which can be used in the cryptography field.
以非线性组合函数和线性反馈移位寄存器(LFSR:L inear Feedback Sh iftRegisters)为基础,利用可编程逻辑门阵列(FPGA:F ield-Programm ab le Gate Array)设计了一个高速加密芯片。
5)  encryption/decryption chip
加/解密芯片
1.
Aiming at the problems of secure data transformation and private protection,this paper researches the design of improved Twofish encryption/decryption chip based on Field Programmable Gate Array(FPGA).
针对安全的数据传输及个人隐私权的保护等问题,研究基于FPGA的改进型Twofish加/解密芯片的设计。
6)  IC of the logic crypto memory
加密存储芯片
补充资料:跳频电台
      载波频率随时间跳变的无线电通信设备。由于频率跳变的顺序由伪随机码序列决定,敌方不易识别,难以实施干扰,因而是一种抗干扰能力较强的电台。跳频电台的工作原理和组成,与普通电台基本相似,但其输出、输入回路是宽频带快速调谐的,并有一个跳频控制单元,来实现载频的跳变。跳频控制单元,是由码序列发生器和跳频同步器构成的。码序列发生器产生的伪随机码序列(由密钥控制),控制发信机和收信机的频率合成器,使它们的频率均随着码序列决定的顺序跳变。一种跳频顺序组成一种跳频图案。同一通信网的电台,只能使用同一种跳频图案。为了实现通信,收发双方的载频必须由跳频同步器保持严格的同步跳动。若要组成多网工作,避免网间相互干扰,则各网必须使用不同的跳频图案,而且应使各网间每一频率的驻留时间保持严格的起止校准,并在同一驻留时间内使用的频率各不相同,这种组网方式称为正交组网。由于跳频电台的载频在一个相当宽的频率范围内快速地跳变,因而敌方无法实施瞄准式干扰。跳频的频率数目愈多,频率范围愈宽,则电台的抗干扰能力愈强。为了对付敌人的跟踪干扰,跳频的速率不应太低。敌方从检测到跳频电台的工作频率至施放干扰,需要一定的响应时间,如果跳频速率足够快,则敌方干扰频率的变化跟不上工作频率跳变的速度,就不能构成干扰。目前使用的跳频电台,以每秒跳变百次至数百次者居多。
  
  20世纪70年代中期,美英两国开始研制跳频电台。80年代初,开始生产并逐步装备部队使用。跳频技术目前主要用于超短波战术电台,由于它抗干扰和抗截获能力强,保密性能好,是军用战术电台的发展方向。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条