说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 判决反馈滤波器
1)  decision feedback filter(DFF)
判决反馈滤波器
2)  feedback filter
反馈滤波器
1.
Design of internal model control feedback filter by H_∞ optimization;
内模控制反馈滤波器的H_∞优化设计
3)  decision feedback equalizer
判决反馈均衡器
1.
ASIC implement of decision feedback equalizer in BWA system
BWA系统中判决反馈均衡器的ASIC实现
2.
For the FMT system,a decision-aided equalizer could overcome the floor effect of the decision feedback equalizer which is caused by the multi-path channel.
提出的辅助判决均衡器在用于滤波多音调制系统时,可克服判决反馈均衡器在多径信道下的地板效应。
3.
This paper introduced the design realization of FIR and IIR based decision feedback equalizer which adopts MMSE algorithm.
介绍了基于 FIR和 IIR的采用最小均方误差 (MMSE)算法的判决反馈均衡器 ,针对该算法的缺点提出了两种采用自适应算法的判决反馈均衡器 :LMS算法和 CMA算法 ,对这些算法的仿真表明了各自的性能和优缺点 ,在此基础上提出了一种改进的混合算法 。
4)  decision_feedback detector
判决反馈检测器
1.
A novel multiuser detector for synchronous CDMA communication systems—orthogonal decision-feedback multiuser detector is proposed in this paper, which is compared with the original decision_feedback detector.
提出一种用于同步CDMA移动通信系统的新型多用户检测器———正交判决反馈多用户检测器,并将其与一般的判决反馈检测器作了对比。
5)  DFE
判决反馈均衡器
1.
Decision feedback equalizer (DFE) is an efficient and low-cost scheme for suppressing intersymbol interference (ISI) in vestigial sideband (VSB) based digital TV (DTV) receivers.
对于减少基于残留边带调制(VSB)的数字电视(DTV)接收机的符号间干扰(ISI),判决反馈均衡器(DFE)是一种简单而有效的方案。
2.
This paper discusses the design of DFE(Decision Feedback Equalizer) based on MMA/GMMA(Multi-modulus Algorithm/generalized Multi-modulus Algorithm) for QAMsignals.
研究了基于MMA/GMMA(多模算法/通用多模算法)全数字QAM接收机中DFE(判决反馈均衡器)的设计。
6)  decision feedback equalizer(DFE)
判决反馈均衡器
1.
The decision feedback equalizer(DFE) can compensate for channels with severe inter symbol interference(ISI) without as much noise enhancement as the linear equalizer(LE).
判决反馈均衡器(Decision Feedback Equalizer,DFE)能补偿具有严重符号间干扰(Inter Symbol Interference,ISI)的信道,且不存在线性均衡器增强噪声的影响。
补充资料:波数字滤波器
      由两端终接电阻负载的无源LC梯形滤波器导出的一种数字滤波器结构。应用双线性变换S=k(1-Z-1)/(1+Z-1)可将用波参数描述的无源元件,实现为数字元件。表1列出了无源元件R、C、L及其对应的由延时单元、乘法器和加法器构成的数字元件。
  
  
  通常高阶递归型数字滤波器的级联型或并联型有产生极限环振荡的危险。此外,在输入信号非常小时,由于舍入误差的高度相关,也可能导致数字滤波器的不稳定而产生固定振荡。1971年,提出波数字滤波器的伪无源性概念,并论证了这种数字滤波器的低灵敏度特性。波数字滤波器具有良好的稳定性,可以用较短的系数字长实现,有良好的动态范围,不会出现极限环振荡(即在环路情况下应用也不会出现任何杂散振荡)。这种数字滤波器特别适用于通信系统。
  
  在波数字滤波器结构中,用波参数描述的元件,在联接时必须遵从端口间阻抗匹配的原则。相应地,数字元件之间的联接按其为串联或并联分别采用由乘法器和加法器构成的串联适配器或并联适配器匹配联接。适配器符号及其对应的联接关系见表2。图为三阶椭圆型低通LC 梯形滤波器及其等效的波数字滤波器。  波数字滤波器的另一种结构称为波格型数字滤波器,是由对称型或格型无源LC 滤波器导出的。
  
  

参考书目
   A. Antonious, Digital Filter : Analysis and Design,McGraw-Hill Co.,New York,1979.
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条