1) Fractional-N Loop
小数分频环
2) fractional-N PLL
小数分频锁相环
1.
An all-digital PLL in which the NCO is based on a fractional-N PLL is presented.
提出了一种以小数分频锁相环作为数控振荡器的全数字锁相环架构。
2.
The non-ideal factors of CP will decrease the phase noise and spur of fractional-N PLL.
重点分析了电荷泵两种非理想因素对小数分频锁相环相位噪声和杂散的影响:非线性和电流失调。
3) fractional divider
小数分频
1.
The design and implementation of fractional divider;
实用小数分频器的设计与实现
4) Fractional-N Frequency
小数分频
1.
Compare to Integral Frequency, the virtue of Fractional-N Frequency is little Phase Noise.
小数分频锁相源相对整数分频锁相源的最大优势就是相位噪声性能好,能满足系统的要求。
2.
This article is primarily to discuss the fractional-N frequency (F-N) synthesizer technique s principle, the reason for low-frequency spurs, the use of spur reduction by DAC; thoroughly to describe the ∑- modulation technique by phase noise shaping; and finally to point out the development tendency of F-N frequency synthesizer.
本文主要介绍了小数分频(F-N)频率合成技术的原理,相位杂散的原因,采用AD/数模转换的补偿方法,重点论述了比较新颖的基于∑—Δ调制的F-N频率合成技术,并指出了F-N频率合成技术的发展趋势。
5) fractional-N divider
小数分频
1.
After analyzing and researching the basic theory of fractional-N synthesis and the methods to suppress the fractional spurs,this paper designs a high performance fractional-N divider based on sigma-delta modulation technique with FPGA which is flexible and good for general purpose.
在分析研究小数频率合成的基本原理及其杂散抑制技术方法上,基于通用灵活的设计思想,采用FPGA集成技术设计了一种基于-Δ调制技术的高性能小数分频器,利用该分频器实现的频率合成器,频率范围800~1 200 MHz,频率分辨率达到nHz量级,偏离主频10 kHz处单边带相位噪声优于-105 dBc/Hz,应用于某高纯微波合成信号发生器中,获得了令人满意的效果。
6) Fractional-N synthesis
小数分频
1.
This article introduces the theory of Fractional-N synthesis based on Σ-Δ modulation technique,and analyses the theory and control method of quadruple modulus in Fractional-N divider.
本文介绍了基于Σ-Δ调制技术的小数分频频率合成的基本原理,对四模分频的原理和控制方法进行了分析讨论,最后采用FPGA实现了Σ-Δ调制小数分频器四模分频控制,该方案应用到某Σ-Δ调制小数分频频率合成器中,获得了良好的相位噪声。
补充资料:分频
将较高频率变为其整数分之一低频率的方法。早期采用混频法,后又采用张弛振荡与被分频率同步法,还可用锁相法。在高频技术中,可用隧道二极管分频。常用二进制触发器分频法,利用反馈可实现任意分数的分频。分频所得信号可保留原信号的稳定度。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条