说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 并行主存结构
1)  parallel main memory structure
并行主存结构
1.
Embarking from the development and application characteristics of DRAMs,aiming at the problems about main memory space and the addressing,parallel main memory structure by using multi-bank overlap access,and dynamic refurbish and so on which are needed to be solved when parallel main memory structure is constituted by using DRAMs.
从DRAM的发展及应用特点出发,针对使用DRAM构成计算机主存时应解决的主存空间及寻址、多体交叉访问构成并行主存结构、动态刷新等问题,以采用DRAM控制器W4006AF构成80386微机主存的设计为例,对主存的构成及工作原理进行了详细分析,对于分析和设计计算机主存具有很好的参考价值。
2)  parallel cache structure
并行缓存结构
1.
Based on the study of the ping-pang cache structure,a parallel cache structure has been proposed.
5Gbps SDH干线网上,常常需要将某些重要的高速数据及时记录下来,以便为后续的分析处理作准备;以硬盘作为存储介质的高速海量数据记录系统有着广泛的应用前景;但是受其机械结构的限制,硬盘的内部数据传输速率远低于高速数据的传输速度;在分析了乒乓缓存结构的原理及特点的基础之上,提出了一种由乒乓结构演变而来的并行缓存结构;该结构可以降低数据流的传输速率,使之与硬盘内部数据传输率相匹配,进而实现了以硬盘为存储介质的高速海量数据记录系统。
3)  parallel storage structure
并行存储结构
4)  Co-existing pattern
并存结构
5)  parallel structure
并行结构
1.
Gabor wavelet neural network algorithm based on parallel structure;
基于并行结构的Gabor小波神经网络算法及应用
2.
Multiple neural network integration classifier of parallel structure based on DSP;
基于DSP并行结构的多神经网络集成分类器
3.
Parallel structure is applied to the design of power active filter control system.
采用并行结构控制设计了电力有源滤波器控制系统,并针对APF的保护电路、人机接口电路,在不同工况下进行了大量的动态模拟实验。
6)  parallel [英]['pærəlel]  [美]['pærə'lɛl]
并行结构
1.
This paper proposed a reconfigurable parallel intra predictor generator.
提出了一种基于可重构设计的并行结构的H。
补充资料:主存储器
      存放指令和数据,并能由中央处理器直接随机存取的存储器,有时也称作操作存储器或初级存储器。主存储器的特点是速度比辅助存储器快,容量比高速缓冲存储器大。
  
  主存储器是按地址存取信息的。一般用随机存储器作主存储器。存取数据的时间与数据所在存储单元的地址无关。主存储器工作时,首先由中央处理器将地址送至存储器的地址寄存器并译码,同时接收由中央处理器发出"读"或"写"命令。于是,存储器就按照地址译码器的输出确定相应的存储单元。如果是读命令,则将存储单元的代码读出并送往代码缓冲寄存器;如果是写命令,代码缓冲寄存器接收新代码,接着写入存储体(见图)。
  
  
  主存储器的主要技术指标是存储容量、存取周期和取数时间。①存储容量:表示存储器可以容纳的信息量,常用存储多少个字(W)、千字(kW)、或者字节(B,一个字节为8位二进制代码)、千字节(kB)表示。这里k代表210,即1024。②存取周期:存储器完成一次完整的存取操作所需的全部时间,它是允许存储器进行连续存取操作的最短时间间隔。一般以微秒 (μs)或纳秒 (ns)为单位。③取数时间:存储器从接到读出命令到代码缓冲寄存器达到稳定所需的时间。
  
  为了提高主存储器提供数据的速率,通常采用并行存储结构。并行存储结构有两种:一种是数据宽度大,以便同时并行读出多个字;另一种是多存储体交叉存取。在多存储体交叉存取工作方式中,将多个存储体的存储单元统一编号。如果主存储器有M个体,按"模M"方式编址,把相邻的地址单元按一定顺序分布在各个存储体中。这时,假定每个存储体的存取时间为T,则可以以T/M的最高频率按原顺序逐次启动各个存储体的存取操作,因而整个存储器存取数据的速率可提高M倍。M可以是2n(n=1,2,...)或素数。2n模存储器的地址转换简单,但在向量运算时因逐次均匀存取而易产生存取地址冲突,使速度降低。素数模存储器有利于解决存储器访问的冲突,但地址转换较复杂。为实现多存储体交叉存储,必须有一控制部件进行管理,由它将主存储体分配给读、写请求源使用,并控制主存储体工作,这个部件称为"访主存分配器"。访主存分配器有两种形式:一种是将访主存分配器分散安装在每一个存储模块中;另一种是各个存储模块共用一套访主存分配器,用分时控制的方式来管理各个存储模块并行工作。
  
  

参考书目
   R.E.Matick, Computer Storage  Systems and Technology,John Wiley & Sons,New York,1977.
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条