1) displacement pipeling MAC
流水乘加器
2) pipelined multiplier
流水线乘法器
1.
Asynchronous circuits based on the single-rail logic have poor stability, so a dual-rail delay-insensitive 32-bit pipelined multiplier was designed by Null Convention Logic (NCL).
针对异步单轨逻辑健壮性差的缺点,基于零协议逻辑(NullConventionLogic)设计了双轨逻辑的时延无关32位异步流水线乘法器。
3) Hydro-accelerator
水流加速器
4) multiply-accumulate
乘加器
5) MAC
乘累加器
1.
MAC plays a very important role in DSP algorithms.
乘累加器在DSP算法中有着举足轻重的地位。
6) high speed glide multiplier
高速流水定点乘法器
补充资料:二乘非器
【二乘非器】
谓佛说华严经时,一切二乘根器狭劣,不能听闻。故出现品云:一切二乘,不闻此经,何况受持,故虽在座,如聋如瞽;是名二乘非器。(二乘者,声闻乘、缘觉乘也。)
谓佛说华严经时,一切二乘根器狭劣,不能听闻。故出现品云:一切二乘,不闻此经,何况受持,故虽在座,如聋如瞽;是名二乘非器。(二乘者,声闻乘、缘觉乘也。)
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条