1) CPU core
CPU内核
1.
This paper introduces the method to realize 1553B bus controller in FPGA, expatiating with emphasis on the method to construct a 32 b CPU core with reduced instructions in FPGA, the design of message generator, and the flow of message generation and process.
重点说明了在FPGA中构建一个精简指令的32位CPU内核的方法、消息发生器的设计以及消息发生与处理流程。
2.
Through studying 8-bit CPU core and implementing it on FPGA, this paper has made a try on the research and design of SoC.
通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Array)上的实现,对SoC设计作了初步研究。
2) CPU core
CPU核
1.
The system is designed with an analogy circuit module and a C51 CPU core.
整体系统设计包括模拟电路模块和C51CPU核。
2.
An 8 bit embedded CPU core compatible with Motorola 68HC05 is presented in the paper.
介绍了一个与 Motorola68HC0 5指令兼容的 8位 CPU核的设计 ,分析了系统结构和工作原理以及设计构思 ,最后简要介绍了一个用 VHDL语言实现的通用仿真验证软件。
3.
An embedded 16-bit RISC CPU core was designed and implemented on FPGA.
本文基于FPGA平台设计并实现了一种嵌入式16位RISCCPU核。
3) soft-core CPU
软核CPU
1.
In any specific application of the system on programmable chip(SOPC),the instructions used compose a unique subset of the instruction set of the soft-core CPU.
在可编程片上系统(System on P rogramm ab le Ch ip,SOPC)中,特定应用程序中用到的指令是软核CPU指令集的子集,如果在FPGA中实现软核CPU时仅保留应用程序用到的指令子集,将可以提高硬件资源利用率。
4) Multi-Core CPU
多核CPU
1.
Use Multi-Core CPU realizes high performance UTM;
用多核CPU实现高性能UTM
2.
Design and Application of Crossbar Switch Bus in 64-bit Multi-core CPU;
64位多核CPU中交叉开关总线的设计与实现
3.
Research on niche hybrid genetic algorithm based on multi-core CPU
多核CPU环境下小生境混合遗传算法的研究
6) double kernal
双核CPU
补充资料:内核
英文:CentralProcessingUnit(CPU)
台湾:中央处理器
大陆:中央处理单元
修订时间:2000/5/31
CPU是一个电子电路的积体电路(circuit,integrated(IC))。CPU是电脑内进行处理、控制和储存的电路,也是电脑硬体的核心。电脑中的各种运算、输入输出与连接储存器都是由中央处理器执行与控制。
CPU大概可分为8位元(bit)、16位元、32位元及64位元。例如型号为8086是8位元的CPU;80286、80386是16位元的CPU;80468是32位元的CPU;Pentium、Pentium多媒体延伸指令集(MMX)、PentiumPro、PentiumⅡ等则是64位元的,它们都称为复杂指令运算(CISC)的CPU。另外其他CPU,例如麦金塔电脑(Mac)采用的威力晶片(PowerPC),工作站或伺服器(Server)采用的HPPA-8XXX、MIPS1000系列、DECAlpha等,则称为精简指令运算(RISC)的CPU。
CPU的本体是一个约1cm*1cm的半导体,被封装在塑胶或陶瓷材料中,然后再将接脚植入而完成一颗CPU,根据CPU的封装技术,CPU可分为:
1.DIP(Dual-in-LinePackage,对称脚位封装):早期的8088CPU就是用这种封装技术,简单便宜,但只能用於脚数较少的CPU。
2.PLCC(PlasticLeadlessChipCarrier,塑料无引线晶片(Chip)封装):80286使用的技术,今天也只能用於脚数较少的CPU。
3.QFP(QuadFlatPackage,四面平整包装):是一种四位对称同时是平整方式的包装,80386SX使用的技术。
4.PGA(PinGridArrayPackage,阵列脚位排列封装):是486与Pentium采用的技术,适合用於多脚位、复杂之晶片,但价格较高,散热性是上述四种封装技术中最好的。
5.SEC(SingleEdgeContact,单边接触CPU匣):PentiumII|英语解释:PentiumIIICPU与以往SocketCPU最大的不同是:其晶片是与第二阶快取记忆体(CacheMemory)整合在一片电路板上,再封入塑胶或金属包装中,整块电路板叫SEC匣。
(2)管理操作系统和计算机处理器中大多数基本操作的层次体系结构的内核。内核将维处理器安排不同的执行代码块(称为线程)以便尽可能使自己忙碌并协调多处理器以优化性能。内核还将在执行程序级别的子组件之间(例如,I/O管理器和进程管理器、句柄硬件异常和其他硬件依赖的函数)的同步活动。内核的工作方式接近硬件抽象层。
台湾:中央处理器
大陆:中央处理单元
修订时间:2000/5/31
CPU是一个电子电路的积体电路(circuit,integrated(IC))。CPU是电脑内进行处理、控制和储存的电路,也是电脑硬体的核心。电脑中的各种运算、输入输出与连接储存器都是由中央处理器执行与控制。
CPU大概可分为8位元(bit)、16位元、32位元及64位元。例如型号为8086是8位元的CPU;80286、80386是16位元的CPU;80468是32位元的CPU;Pentium、Pentium多媒体延伸指令集(MMX)、PentiumPro、PentiumⅡ等则是64位元的,它们都称为复杂指令运算(CISC)的CPU。另外其他CPU,例如麦金塔电脑(Mac)采用的威力晶片(PowerPC),工作站或伺服器(Server)采用的HPPA-8XXX、MIPS1000系列、DECAlpha等,则称为精简指令运算(RISC)的CPU。
CPU的本体是一个约1cm*1cm的半导体,被封装在塑胶或陶瓷材料中,然后再将接脚植入而完成一颗CPU,根据CPU的封装技术,CPU可分为:
1.DIP(Dual-in-LinePackage,对称脚位封装):早期的8088CPU就是用这种封装技术,简单便宜,但只能用於脚数较少的CPU。
2.PLCC(PlasticLeadlessChipCarrier,塑料无引线晶片(Chip)封装):80286使用的技术,今天也只能用於脚数较少的CPU。
3.QFP(QuadFlatPackage,四面平整包装):是一种四位对称同时是平整方式的包装,80386SX使用的技术。
4.PGA(PinGridArrayPackage,阵列脚位排列封装):是486与Pentium采用的技术,适合用於多脚位、复杂之晶片,但价格较高,散热性是上述四种封装技术中最好的。
5.SEC(SingleEdgeContact,单边接触CPU匣):PentiumII|英语解释:PentiumIIICPU与以往SocketCPU最大的不同是:其晶片是与第二阶快取记忆体(CacheMemory)整合在一片电路板上,再封入塑胶或金属包装中,整块电路板叫SEC匣。
(2)管理操作系统和计算机处理器中大多数基本操作的层次体系结构的内核。内核将维处理器安排不同的执行代码块(称为线程)以便尽可能使自己忙碌并协调多处理器以优化性能。内核还将在执行程序级别的子组件之间(例如,I/O管理器和进程管理器、句柄硬件异常和其他硬件依赖的函数)的同步活动。内核的工作方式接近硬件抽象层。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条