说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 数字抽取滤波
1)  digital decimation filter
数字抽取滤波
1.
A reliable high performance marine seismic data acquisition system for offshore oil exploration was designed using Σ-Δ analog to digital converter and digital decimation filter techniques.
针对高分辨海上石油勘探中的水下地震信号的特点和采集要求,采用Σ-Δ结构ADC和数字抽取滤波器设计了高性能、高可靠性的水下拖缆数据采集系统。
2)  digital decimation filter
数字抽取滤波器
1.
The paper briefly introduced the working principle of the incremental modulator and digital decimation filter related to the 24-bits Σ-ΔADC translator,composition of FDU circuit and main function of each circuit.
本文简要介绍了与FDU的24位A/D转换器有关的增量调制器、数字抽取滤波器的工作原理、FDU电路的组成及其各部分电路的主要功能。
3)  Digital filtling and decimation
数字滤波和抽取
4)  Decimation filter
抽取滤波
1.
The application of decimation filter in marine bottom magnetotelluric exploration;
抽取滤波在海底大地电磁探测中的应用
5)  digital decimation filiter
数字提取滤波器
6)  decimation filter
抽取滤波器
1.
In order to minish the power consumption and the area of A/D converter,the structure of digital decimation filter in Δ-ΣA/D converters is designed by analyzing its principle.
为了减小模数转换器的功耗及芯片面积,通过对抽取滤波器原理的分析,设计了Δ-Σ模数转换器中的数字抽取滤波器,利用结构简单的梳状滤波器和半带滤波器完成了有效结构实现,并结合Matlab工具对该滤波器进行了理论仿真、性能分析。
2.
An approach for designing digital-intermediate frequency(IF) receiver is introduced,the principle analysis and deduction of all parts of the receiver are performed including design of available-band filter,Analog-to-Digital Converter(ADC),digital orthogonal transforms based on digital polyphase filter,decimation filter,baseband signal processing unit.
介绍了一种数字中频接收机的设计,对接收机的各个组成部分进行了原理分析和推导,包括可变带宽滤波器、ADC、基于多相滤波器的数字正交变换、抽取滤波器设计、基带信号处理单元设计,得出样机的各样性能参数。
3.
This paper introduces the principle and structure of decimation filter in software radio, analyzes and compares the performances of various decimation filters, and finally, discusses the optimal realization in FPGA.
简述软件无线电中抽取滤波器的原理与结构,分析并比较了多种抽取滤波器的性能,最后给出了在FPGA中的最佳实现方法。
补充资料:波数字滤波器
      由两端终接电阻负载的无源LC梯形滤波器导出的一种数字滤波器结构。应用双线性变换S=k(1-Z-1)/(1+Z-1)可将用波参数描述的无源元件,实现为数字元件。表1列出了无源元件R、C、L及其对应的由延时单元、乘法器和加法器构成的数字元件。
  
  
  通常高阶递归型数字滤波器的级联型或并联型有产生极限环振荡的危险。此外,在输入信号非常小时,由于舍入误差的高度相关,也可能导致数字滤波器的不稳定而产生固定振荡。1971年,提出波数字滤波器的伪无源性概念,并论证了这种数字滤波器的低灵敏度特性。波数字滤波器具有良好的稳定性,可以用较短的系数字长实现,有良好的动态范围,不会出现极限环振荡(即在环路情况下应用也不会出现任何杂散振荡)。这种数字滤波器特别适用于通信系统。
  
  在波数字滤波器结构中,用波参数描述的元件,在联接时必须遵从端口间阻抗匹配的原则。相应地,数字元件之间的联接按其为串联或并联分别采用由乘法器和加法器构成的串联适配器或并联适配器匹配联接。适配器符号及其对应的联接关系见表2。图为三阶椭圆型低通LC 梯形滤波器及其等效的波数字滤波器。  波数字滤波器的另一种结构称为波格型数字滤波器,是由对称型或格型无源LC 滤波器导出的。
  
  

参考书目
   A. Antonious, Digital Filter : Analysis and Design,McGraw-Hill Co.,New York,1979.
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条