1) Carry look-ahead adder
超前进位加法器
1.
Design of 16-bit carry look-ahead adder;
16位超前进位加法器的设计
2.
In a computer,which is comprised of some logic parts with serial logic functions,the adder is the most basic and important logic circuit,but the traditional rapid adder circuit uses the carry look-ahead adder,which has some shortcomings,such as abnormity,needing long-line drive.
传统的快速加法器是使用超前进位加法器,但其存在着电路不规整,需要长线驱动等缺点。
2) CLA
超前进位加法器
1.
With the advantages of CPA,CSA,CLA and PPA,a hybrid adder is proposed,which introduces a modified parallel prefix cell of Knowles s tree.
采用改进的 Knawles 树前缀运算单元,结合行波进位加法器、进位选择加法器、超前进位加法器和并行前缀加法器的优点,提出了一种混合结构的加法器。
3) carry look ahead adder
超前进位加法器
1.
In this paper,the principle of DDS is introduced firstly,and the module of mirrored adder and carry look ahead adder are set up,with the compared,it shows that mirrored adder is better than carry look ahead adder in arithmetic speed and layout.
分别利用镜像电路和超前进位全加器实现信号源累加器模块,进行模拟仿真并比较,结果表明镜像加法器在运算速度、版图布局上都优于超前进位加法器。
4) carry lookahead adder
超前进位加法器
1.
The delay time formulae of the carry lookahead adders(CLA) were given based on the standard delayed model of logic gate and optimal circuit unit.
从门电路标准延迟模型出发 ,在超前进位加法器单元电路优化的基础上 ,给出了超前进位加法器延迟时间公式 ,阐明了公式中各项的意义 。
5) 4-bit carry look-ahead adder
4位超前进位加法器
6) 16-bit carry look-ahead adder
16位超前进位加法器
1.
Design of 16-bit carry look-ahead adder;
16位超前进位加法器的设计
补充资料:加权加法器
分子式:
CAS号:
性质:在对某一量值的多组测量中,考虑到每组测量结果的“权”后,计算出这一列测量结果总和的装置称加权加法器。“加权”是对测量值进行变换的一种方法。它的:目的是要突出测量值中的某些部分,抑制测量值中的另一些部分。实现的方法是将测量值中不同组成部分乘以不同的比例因子。
CAS号:
性质:在对某一量值的多组测量中,考虑到每组测量结果的“权”后,计算出这一列测量结果总和的装置称加权加法器。“加权”是对测量值进行变换的一种方法。它的:目的是要突出测量值中的某些部分,抑制测量值中的另一些部分。实现的方法是将测量值中不同组成部分乘以不同的比例因子。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条