1) common-mode interference rejection ratio
共模干扰抑制比
2) Common Mode Electromagnetic Interference
抑制共模干扰
3) series mode interference rejection ratio
串模干扰抑制比
4) interference suppression ratio
干扰抑制比
1.
A novel concept of interference suppression ratio was presented to construct a nonlinear cost function,and the optimum resolution for pattern nulling was derived from minimizing the cost function by employing steepest descent method.
首先提出一个干扰抑制比概念,并构造一个非线性代价函数,然后利用最速下降法,通过最小化该代价函数,求取线阵阵元最优的相位扰动值,从而能够在多个干扰源方向形成零陷。
2.
Based on the minimum interference suppression ratio,the paper presents a design method for linear array geometry,which is different from the conventional equispaced linear array.
提出了一种基于最小干扰抑制比技术的线阵几何设计方法,它不同于传统的等间距设计方法。
6) mitigate cochannel interference
共道干扰抑制
补充资料:共模干扰
共模干扰
common mode interference
gongmo gonroo共模干扰(eommon mede interferenee)出现在电路往、返引线与规定参考点(通常是地或机壳)之间的电磁干扰。它使整个电路对参考点的电位一起升高,如图1中的。二。产生共模干扰的原因很多,例如雷电流、短路电流或其他放电电流等通过接地极时引起的地电位升高和接地引线阻抗上的电压降,外界电场对往、返引线的电场报合,外界磁场藕合(见感应辐合)或辐射辐合引起的地环干扰(见抗干扰接地)等。 图l共模干扰e.一裸电动势,L:LZ一往、返引线. Z一受端阻抗;鲡一共模干扰 共模干扰ecm在电路中不直接形成与源电动势(有用信号)。,相申联的干扰电压,但较强的共模干扰有可能使电路对地绝缘承受较高的电压而导致闪络或击穿,造成所谓的“反击”事故。 共模干扰在某土门日日日日日些情况下可全部或部分转换为差模干扰,需预加防范。图2为共模转换典型电路,共模干扰ecm可在电路的往、返引线Ll和L:中驱动方向相同的共模电流icmJ和编:。若电路阻抗完全对称,则这对共模电流相等。此时受端阻抗上两端的对地电压。,和ueZ相等,而不呈现干扰电压。若电路阻抗不对称,则这对共模电流不相等,它们在引线阻抗ZL,和ZLZ上形成不同的电压降。此时往返引线受端对地电压之差“d,一ue,一ueZ便成为受端阻抗Z两端之间的干扰电压,称作共模转换的差模干扰。 为抑制共模转换的差模干扰,可采取如下措施:①抑制差模干扰本身的多种措施;②减小共模干扰:降低接地电阻,缩短接地引线,减小地环面积等;③增加地环阻抗.以限制共模电流:采用一点接地方式、共模干扰抑制器等;④加强共模电流的分流:采用多点接地方 图2共模转换 es一源电动势;ee。一共模干扰;ZL,、ZLZ一引 线阻抗;Z一受端阻抗;C,l、C.2一对地电容; 左m一、儿mZ一共模电流;价,、ueZ一对地电压; udm一干扰电压式等;⑤均衡各接地点的电位:敷设金属板接地回路或大面积接地网等;⑥减小电缆的转移阻抗:采用双屏蔽电缆,把单屏蔽电缆穿金属管等;⑦电路对称化技术:采用双纹线,平衡电缆接线,差动放大器等;⑧隔离共模干扰:采用隔离变压器、光藕合器或光缆等。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条