说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 组合逻辑组件
1)  Combinational Logic Element
组合逻辑组件
2)  Logical Element
逻辑组件
3)  random logic device
组合逻辑部件
4)  combinational logical element
组合逻辑元件
5)  combinational logic
组合逻辑
1.
Through examples it proves that the optimal method of the combinational logic based on the rough set is both feasible and effective.
文章提出了基于粗糙集的多输出逻辑函数优化方法,并给出了相应算法;实例验证表明,基于粗糙集的组合逻辑优化方法是可行和有效的。
2.
In this paper,we have not only expressed the consideration of design about un-iversion variable input of combinational logic cricuit,but also given the method and steps by designing same special example.
本文阐述了组合逻辑电路无反变量输入的设计思想,并通过设计实例给出了具体的设计方法与步骤。
3.
For the simple and clear controls,have designed a method as follows:setting up some functions of combinational logic,simplifying expressions of them,translating the expressions into PDL and programing.
为使网页表单控件的控制简单和清楚,设计了如下工作方法:设定组合逻辑函数,简化其表达式,转化为伪码,程序语言表达。
6)  combinatory logic
组合逻辑
1.
An algorithm of combinatory logic optimization based on rough set;
基于粗糙集的组合逻辑优化算法
补充资料:算术逻辑部件


算术逻辑部件
arithmetic and logic unit,ALU

suanshu luOJI bujian算术逻辑部件《arithmetic andl嘟c unit,ALU)数字计算机中执行加、减、乘、除等算术运算和执行与、或、非、异或等逻辑运算以及执行比较、移位、传送等操作的一个功能部件。最简单的二进制定点ALt〕的原理图如图1所示。累加器AC和数据寄存器1〕R中的数据可通过加法器完成加或减操作,加或减后的结果可正送、左斜送(左移)、或右斜送(右移)至AC。在执行乘法时,MQ寄存器中存放乘数,1〕R寄存器中存放被乘数;执行除法时,MQ作为商寄存器,I〕R作为除数寄存器。执行逻辑运算时,若封锁加法器的进位,即可达到求两个数的或;若在加法器的输人或输出端增设一些门电路,即可实现其它逻辑运算。此外还有控制与计数电路接收各种运算指令,并控制Al刀的运算操作。 随着算法的改进、集成电路的发展以及并行计算和流水线技术的采用,使Al_U的结构越来越复杂。如将算术运算和逻辑运算分别由两个独立的部分来承担。又如将算术运算部分进一步分为更多的运算电路,如整数运算,浮点加、减运算,浮点乘、除运算等电路,用以处理不同格式的数据或特殊算术运算函数,以有效地提高算术运算部分的速度。 ALtJ的实现及其结构与数据表示及运算方法翰入总线加积寄累分数输出 ┌──┐ │DR、│┌─┐ ┌─┐ └──┘│ │ │丁│ │ │ ├─┼─┬─┐ │ │ │ │[ │ │ │ │ ├─┼─┴─┘ │ │ ┌───┐│ │ │ │ │加法器││ │ │ │ └───┘│ │ ├─┴──────┴─┤ │tl │ └──────────┘ ┌──┐ │界. │ │「爪│ └──┘ 图1二进制定点ALU的原理图密切相关。数据表示是指数据长度、数据类型、数据的基值选择、数据的正负数等的表示。运算方法是指如何在ALU中执行算术运算。它们不仅影响月JU的实现及其硬件设计,而且对运算速度、精度和机器能表示的数据范围都有直接影响。 (梁吟藻)
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条