1) OPIC Open Programmable Interrupt Controller
开放式可编程中断控制器
2) 8259
可编程中断控制器8259
3) programmable interrupt controller
可编程中断控制器
1.
Incompatability of programmable interrupt controller 8259A with signals of computer on-slice causes the interface between them complicated.
由于8259A可编程中断控制器与单片机的信号不兼容,使它们之间的接口变得比较复杂。
4) Programmable Interrupt Controller(PIC)
可编程中断控制器(PIC)
5) 8259A
8259A可编程中断控制器
6) Advanced Programmable Interrupt Controller
高级可编程中断控制器
1.
It adopts a series of new technologies, such as Dual-Issue superscalar, Dynamic Branch Prediction, Pipelined Floating-Point Unit, Bus cycle pipelining, Advanced Programmable Interrupt Controller (APIC) system.
X微处理器结构复杂、功能强大,它采用双发射超标量结构,支持动态分支预测,流水线浮点部件,流水线总线操作周期,高级可编程中断控制器(Advanced Programmable Interrupt Controller,APIC)系统等多项先进技术。
补充资料:中断控制器
中断控制器
interrupt controller
zhongduan kongzhiqi中断控制器(interrupt controller)用来接收和管理各种不同中断请求,确定这些中断请求的优先级,并确认当前最高级别中断请求的优先级高于中央处理器(CPU)正在提供服务中断(如果有的话)的中断优先级,将该最高级别中断请求提交微处理器或微型计算机的电路。当微处理器或微型计算机响应了不同的中断请求后,保护原程序或中断的现场,进人其相应的中断服务程序;当中断服务程序运行完毕后,恢复现场。 中断控制器主要由中断请求寄存器、中断屏蔽寄存器、中断判优寄存器、中断服务寄存器以及控制逻辑等组成。其电路结构如图1所示。控制逻辑中断请求中断请求寄存器中断判优寄存 器中断服务寄不器提交MP或MC 的中断请求中断屏蔽寄存器 图1中断控制器电路结构 中断控制器的工作原理是:当某个外设需要微处理器或微型计算机干涉时,与其对应的中断请求被激活。该中断请求寄放到中断请求寄存器中;在控制逻辑的控制下,将中断请求寄存器中存放的中断请求送到中断判优寄存器中,进行中断优先级判断;判优后,最高级别的中断请求再与中断屏蔽寄存器的屏蔽位比较,若中断请求仍未被屏蔽,则将其送至中断服务寄存器中,准备提交微处理器或微型计算机;若该中断请求被屏蔽,则该中断请求不会被响应和处理。中断屏蔽寄存器中的屏蔽码一般是正在被微处理器或微型计算机服务的中断级别。另外,中断屏蔽寄存器也可直接与中断请求寄存器相连,在提交中断请求时,就可将低于正在服务中断级别的中断请求屏蔽。 中断地址选择逻辑由内部还是外部地址逻辑提供,根据具体应用而定。中断地址选择逻辑对不同的中断源,将在地址总线上激活不同的起始地址。衡量中断控制器的主要参数是接收中断请求的线数。 中断控制器主要应用于外设需要实时服务的系统。 典型的中断控制器产品有美国玩tel公司的8259A。它采用NMOS工艺,SV电压,8优先级(可扩展到64级),程序控制,独立中断请求屏蔽。美国M〔,ton〕la的MC6828和MC8507均采用双极型技术,8优先级。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条