1) brake logic signal
制动器逻辑信号
3) logic signal converter
逻辑信号转换器
4) LSP Logical Signals Processor
逻辑信号处理器
5) logic signal
逻辑信号
1.
In this paper,we present a kind of BCD code logic signal generator for versatile purpose.
一种多用途BCD码逻辑信号发生器,由多谐振荡器、异步10进制加法计数器、2线4线译码器、4选1数据选择器、10进制数码键盘,编码锁定电路及BCD码存储器等构成。
6) logic source
逻辑信号源
1.
Design and realization of logic source based on FPGA;
基于FPGA的逻辑信号源的设计与实现
补充资料:非正弦波信号发生器
非正弦波信号发生器
nonsinusoidal signal generator
充电状态。如此周而复始。Uc为三角形波,U。为矩形波。可按电容充放电的公式得矩形波的周期T一_~~,f_.ZR:}_~、二一,、一Z找七m}1十二厂},犯形淡阴狈华 \八f/F一喜一1__ 1_一一、{_艺式1) 艺找七上n}1十二于} \八f/ .、_~_,一__.,Rl____,一.一一,田上式叫见:改尖八、C飘才即叫改堂狈华。田 1、£图1(b)可知:改变U;值,即可改变矩形波的幅值。此外,由于电容C的充放电时间常数均为RC,故矩形波的占空比D一丝;票旦一。.:。目J目一~一T一’”“ 丑Rl+Rr肠Vz┌───┐│ )c匕││ N+ ││+ │└───┘ 左,一,布尸-了二尸Uz人l十式f士U: ┌──┬─┐ │ │ │┌─┼──┼─┤│ │tI │f2│├─┼──┼─┘│ │T/2 │ │ ├──┤ │ │ │ └─┴──┘ 图1矩形波信号发生器 (a)电路图;(b)波形图 锯齿波信号发生器电路如图2(a)所示。图中由运算放大器、稳压管和电阻R。、R、、R:组成带正反馈的迟滞型比较器,由结型场效应管和电容C构成反,~_,。、______.__R、__._二_、.、馈网络。当U。一U:时,U。一不拜~下U:,结型场效应~’翎一曰“一一“一一书’一”Rl+R,一乙’~~~~~管的漏极d处于正电位,工作在恒流源状态,它以恒定电流向C充电,使输出电压U。(~UC)直线上升,如图2(b)所示。“UcI升到Uc一二饭海瓦U:时,比较器发生跳变,其输出电压U乙由+U:跳变到一Uz,使Up一彩筑U:。这时漏极d处于负电位,源极s处于正电位,结型场效应管处于倒向工作状态,即d起源极作用,S极起漏极作用,栅极电压为正值,PN结正偏,sd间呈低阻状态,使电容C放电加速。所以,电┌──────┐│-一一节一 │└──────┘ ┌────┐ │ 卜。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条