1) buffer circuit
缓冲电路,阻尼电路
2) dashpot
[英]['dæʃ,pɔt] [美]['dæʃ,pɑt]
缓冲筒,缓冲器,减震器,减振器,阻尼器;阻尼延时电路,阻尼延迟器
3) buffer circuit
缓冲电路
1.
This paper presents a parameter calculation method of the buffer circuits and capacitance by an example of parameter calculation of buffer circuits and capacitance for IGBT inverter based on full bridge for SMAW.
通过对一台全桥式IGBT逆变手弧焊电源缓冲电路和隔直电容的参数计算,介绍了缓冲电路和隔直电容的参数计算方法。
2.
The working process , the principle and the parameter calculation method of the Undeland buffer circuit.
分析了Undeland缓冲电路的工作过程及原理,并介绍了缓冲电路参数计算方法,最后用仿真的方法验证了电路的缓冲效果。
3.
The paper analyses the working process and the principle of undeland buffer circuit,introduces the calculating method of parameter of buffer circuit,and proves the effect of the circuit buffer by simulation.
分析了Undeland缓冲电路的工作过程及原理,介绍了缓冲电路参数计算方法,最后用仿真的方法验证了电路的缓冲效果。
4) snubber
[英]['snʌbə] [美]['snʌbɚ]
缓冲电路
1.
Research on Paralleling of High-Power IGBT and Designing Snubbers for Pulsed Power Supply;
大功率IGBT模块并联特性及缓冲电路研究
2.
A lossless passive snubber for boost converters is introduced.
介绍了一种适用于BOOST变换器的无源无损缓冲电路,对电路的结构及工作原理进行了分析,并对设计中的相关问题进行了讨论。
5) snubber circuit
缓冲电路
1.
A study of transient state on triac off-state voltage and optimization of parameters of snubber circuit for 3-phase induction motors switching application;
基于交流电机负载双向晶闸管关断电压暂态研究及缓冲电路参数优化
2.
Analysis on unbalance voltages between inner and outer snubber circuits and improvement of three-level inverter;
三电平逆变器缓冲电路内外电压不平衡分析及改进
3.
Analysis on voltage distribution across thyristor level in HVDC valve and its corre sponding optimization of snubber circuit parameters;
换流阀内可控硅端电压特性分析和缓冲电路参数优化
6) damping circuit
阻尼电路
1.
With the calculating the damping circuit parameter of traction coil on SS4G type electric locomotive,the reasons of the frequently burning down is analyzed,and the method of calculating damping circuit parameter is concluded.
通过对SS4G型电力机车牵引绕组阻尼电路参数的计算,分析了阻尼电路频繁损坏的可能原因,并归纳了阻尼电路参数的计算方法,最后提出了阻尼电路参数的改进建议。
2.
The characteristics of coil damping circuit is studied,the current of damping capacitance and the calculation of resistor power consumption are also proposed by commutating current theory of rectifier.
根据整流桥换流工作原理,研究了绕组阻尼电路的工作特点,给出阻尼电容电流及电阻功耗的计算方法,通过计算分析找出阻尼器件大量损坏的原因;分析了阻尼电容放电电流对晶闸管的危害性;进一步探讨机车操作过电压特点,推荐能兼顾操作过电压、满足阻尼器件和整流装置安全工作的阻尼电路参数。
3.
This article introduced driving circuit and damping circuit of the printing driver of the feedback printing system of the XD 106 1 channel electrocardiograph.
本文叙述了对XD-106单导心电图机中的速度反馈式直线描记系统的表头板驱动电路及阻尼电路的成功设计。
补充资料:缓冲电路
电容和电阻串联而成的电路。在电力电子电路中,用于改进电力电子器件开通和关断时刻所承受的电压、电流波形。通常电力电子装置中的电力电子器件都工作于开关状态,器件的开通和关断都不是瞬时完成的。器件刚刚开通时,器件的等效阻抗大,如果器件电流很快上升,就会造成很大的开通损耗;同样器件接近完全关断时,器件的电流还比较大,如果器件承受的电压迅速上升,也会造成很大的关断损耗。开关损耗会导致器件的发热甚至损坏,对于功率晶体管(GTR),还可能导致器件的二次击穿。实际电力电子电路中,还常由于二极管、晶闸管等的反向恢复电流而增加电力电子器件的开通电流,由于感性负载或导线的分布电感等原因造成器件关断时承受很高的感应电压。采用缓冲电路可以改善电力电子器件的开关工作条件。
缓冲电路的基本工作原理是利用电感电流不能突变的特性抑制器件的电流上升率,利用电容电压不能突变的特性抑制器件的电压上升率。图示以GTO为例的一种简单的缓冲电路。其中L与GTO串联,以抑制GTO导通时的电流上升率dI/dt,电容C和二极管D组成关断吸收电路,抑制当GTO关断时端电压的上升率dV/dt,其中电阻R为电容C提供了放电通路。缓冲电路有多种形式,以适用于不同的器件和不同的电路。
缓冲电路的基本工作原理是利用电感电流不能突变的特性抑制器件的电流上升率,利用电容电压不能突变的特性抑制器件的电压上升率。图示以GTO为例的一种简单的缓冲电路。其中L与GTO串联,以抑制GTO导通时的电流上升率dI/dt,电容C和二极管D组成关断吸收电路,抑制当GTO关断时端电压的上升率dV/dt,其中电阻R为电容C提供了放电通路。缓冲电路有多种形式,以适用于不同的器件和不同的电路。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条