1) analog multiplier
模拟乘法器,模拟式乘法运算器
2) analogue multiplier
模拟式乘法运算器
3) analog multiplier unit
模拟式乘法器
4) analog multiplier
模拟乘法器
1.
Compare several analog multipliers applied to ECT hardware system;
几种模拟乘法器在ECT硬件系统中的应用比较
2.
A four quadrant CMOS integrated analog multiplier using active-attenuator;
采用有源衰减器的集成CMOS四象限模拟乘法器
3.
The simulation study of integrated analog multiplier in communication application;
集成模拟乘法器在通信中应用的仿真研究
6) analogue multiplier
模拟乘法器
1.
Based on pulse width modulation and amplitude modulation techniques, the circuit construction of analogue multipliers is discussed.
针对具有线性不等式约束的非线性的目标函数,介绍了开关电容神经网络控制部分的电路实现,基于脉宽调制和幅度调制技术讨论了模拟乘法器的电路组成。
2.
In this paper, a systematic approach for designing four quadrant analogue multiplier with low supply voltage requirements realized by using neuron MOS transistors is discussed.
本文以新开发的神经MOS晶体管的 SPICE宏模型为模拟和验证的工具 ,讨论了采用这种器件实现低压四象限模拟乘法器的系统化设计思想和方法。
补充资料:模拟乘法器
模拟乘法器
analog multiplier
模拟乘法器的图形符号如图2(c)所示。monlc匕engfoq!模拟乘法器(analog multiplier)实现两个模拟电压瞬时值相乘的集成电路,又称模拟相乘器。例如,要实现z一xy的运算,有多种方案,但主要有两种:一是由对数放大器、加法器和反对数放大器组成对数反对数式模拟乘法器;二是采用变跨导式模拟乘法器。模拟乘法器除应用于两数相乘外,还用于调制、鉴相等电路中。 对数反对数式模拟乘法器将z一xy式两边取对数得坑之一Inx十1n夕,再取反对数得二一ln一1(Inx+In夕),由此可画出方框图如图1┌───┐ │对数 │┌───┐│放大器││反又徽│└───┘│放大器│┌───┐│ ││又撒 │└───┘│放大器│ └───┘ 图1对数反对数式模拟 乘法器方框图所示。k为乘法器的增益系数。 变跨导式模拟乘法器电路如图2(a)所示。在理想情况下,差分对管Vl、VZ可看作是参数完全相同的两个管子,因此可写出 竺之,一zEE=zEI十zEZ=lse UT况x~况BEx一况13E2+I,ees‘于(1) (2)联解式(l)、式(2)得一*El(,+e一舞)_~一一.一-~买ZEE一“孔 1十e一不(3)lEE如式中二一华寸,称为对管vl和v:的电流分配系 1+e一绮数。同理‘一产挂一(‘一,‘二 1一卜e OT(4)器,因可见:差分对管VI、VZ可看成是一个压控分流如图2(b)所示。a犯l,且icl一ieZ~aiE:一aiEZ、,。E{万书童一丁畏压{ \1十e口Tl十e UT{_;__浅竺匕一‘七匕111 Ql厂_ “尸1(5)二泣口>华“ 图2变跨导式模拟乘法器(a)电路图;(b)压控分流器图形符号; (c)模拟乘法器图形符号当ux《2U·时,则、1一icz、毓众(6)当、》从E3时,则i。、警,代人式(6)得 诬、e 1‘。,一’·“一获万于曰·。,模拟乘法器的输出电压u。为u。=R。(巍,一艺c。)=ZReUTux汉,一Kuxuy(7)式中K- ReZReUT,称为乘法器的增益系数。由以上分析可得结论如下: (1)当u、叫仁毛(ZUT且uy)多》UBo3时,可实现两模拟电压瞬时值相乘。但是,两个输人电压u二和u,的动态范围太小。 (2)因增益系数K包含UT,故与温度有关,将引起温漂。 (3)u二的极性可正可负;而uy的极性只能上正下负,否则V3将截止。故图2(a)电路又称两象限变跨导乘法器。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条