1) successive approximation register (SAR)
逐次求近寄存器
2) Successive approximation register
逐次逼近寄存器
3) register requirement
寄存器需求
1.
The distinctive feature of presented approach is to optimize schedule length and register requirement in an integral step.
调度和寄存器优化是两个相互关联的问题 ,顺序完成这两个步骤的传统方法会导致非优化的结果 提出一种优化寄存器需求的资源约束调度算法RSROP ,能够有效地同时优化调度长度和寄存器需求 ,并通过标准高层次综合测试电路实验 ,说明了RSROP算法的有效
4) bit-by-bit register display
逐位寄存显示器
5) IRR
中断请求寄存器
1.
The Sub-module of Interrupt Controller a8259-the Code and Simulation of the Interrupt Request Register IRR;
中断控制器a8259的子模块—中断请求寄存器的代码与仿真
6) mode request register
方式请求寄存器
补充资料:逐次逼近
逐次逼近
successive approximation
逐次通近(sueeessive aPProximation)用于塑造新的反应或行为的方法。将欲塑造的新反应—靶反应分解成一系列难度渐增的子反应,使之逐渐接近最终所要学习的靶反应。每一个子反应都得到适当的强化以鼓励病人作出进一步的反应,最后学会新反应。参见“塑造法”。 (梁宝勇撰徐俊见申)
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条