1) scalable architecture
可定标(体系)结构
2) scalable processorarchitecture(SPARC)
可定标处理器体系结构
3) DRA(dual retargetable architecture)
双重可重定目标体系结构
4) scalable architecture
可定标结构
5) reconfigurable architecture
可重构体系结构
1.
The chip uses a reconfigurable architecture and very long instruction words(VLIW) to optimize the complex functions.
芯片使用可重构体系结构和超长指令字(VLIW),优化了高复杂度函数。
2.
An ALU unit in TR600 vocoder,which based on a reconfigurable architecture,is introduced in this paper.
文章介绍了采用可重构体系结构的TR600语音编解码器中的ALU设计。
3.
In this paper,based on the analysis about the reconfiguration of the DES,3DES and AES,we propose a reconfigurable architecture,which combines reconfiguration technology with pipeline,par.
本文分析了常用对称密码算法DES、3DES和AES的可重构性,利用流水线、并行处理和可重构技术,提出了一种可重构体系结构。
6) structural system reliability
结构体系可靠度
1.
In calculations for structural system reliability,when random variables is non-normal distribution,it is a heavy workload to calculate the reliability index in terms of orthogonal transformations or Rosenblatt transformations.
采用在广义随机空间内计算各机构可靠指标,然后利用PNET法计算结构体系可靠度,计算简便,精度也满足要求。
2.
The optimal decision model of the target value of performance based structural system reliability is established according to the cost\|effectiveness criterion in the present paper.
根据“投资 -效益”准则 ,提出了基于功能的结构体系目标可靠度优化决策的三种模型 :概念模型、参数规划法模型和约束放松法模型 ;并根据最优性条件 Kuhn-Tucher条件证明了当基于功能的结构体系可靠度约束均为作用约束时 ,参数规划法模型和约束放松法模型的等价性 ;最后对钢筋混凝土框架结构基于不同抗震功能的目标可靠指标进行了优化计算。
3.
The structural system reliability is an important factor of the structural overall performance.
本文通过引入荷载粗糙度指标,根据有关统计参数讨论了灾害荷载的特性,研究了灾害荷载下结构体系失效模式的相关性及可靠度的近似计算方法,得到了以下结论:灾害荷载下结构体系的失效模式近似完全相关,结构体系可靠度由结构的最弱失效模式决定。
补充资料:处理机体系结构
处理机体系结构
processor architecture
ehulijl tix一J一egou处理机体系结构(p~sor architectu代)从汇编语言程序设计员的角度所看到的处理机的内部功能结构。 计算机体系结构可分为两个层次:一是处理机级的;二是计算机系统级的。后者不仅包括处理机,还包括存储器与外围设备。处理机体系结构一般包含计算机的运算器、控制器以及汇编语言程序员所用到的寄存器。 处理机体系结构的基本组成 处理机体系结构是围绕着计算机指令系统的执行来设计的。一条典型指令的执行包括以下阶段:取指令、指令译码、计算存放操作数的有效地址、取操作数、执行指令所规定的操作以及送回操作结果。不同的指令在各个阶段的操作不同,控制不同指令的不同操作是处理机中控制器的职能。执行指令的算术运算或逻辑操作的部件是处理机的运算器。在处理机中暂时存放指令、控制字、源操作数、中间结果和最后结果的是处理机中的寄存器。控制器、运算器和寄存器是构成处理机体系结构的基本部件。新型的处理机体系结构还包括流水线、指令发射与调度机制、片上高速缓冲存储器、存储管理机制、协处理器和转移预测机制等。 处理机体系结构的发展历程 (1)微程序控制器和复杂指令集计算机 在计算机发展初期,处理机采用硬连线控制器。 自从60年代中期美国IBM公司推出IBM360系列 机以来,要求处理机体系结构能满足软件的向上兼 容性,即在低档机上开发的软件应在同一系列中的处·77·高档机中二进制兼容,作为控制指令执行的核心—控制器必须满足这一要求。此外,由于当时的中央处理机已采用双极型半导体器件,工作速度较快,而存储器仍然以磁芯为基础,存取周期较长,为中央处理机工作周期的几倍(一般为5倍左右)。这样,以微程序技术为基础的控制器(参见徽程序控制器)是很合理的选择,它曾经在处理机中沿用了二十多年。微程序控制器中的微存储器也采用了较快的器件,如磁膜和半导体器件。因其容量比主存储器的容量小得多,采用较昂贵但快速的器件是合算的。这种微存储器的周期与中央处理机的工作节拍相吻合,允许中央处理机1拍执行1条微指令。主存储器周期(即访问主存储器所需的时间)等于若干个(5到8个)微周期,而1条指令的执行也正好二由若干条微指令组成。因此,在当时的计算机工艺条件下,处理机的控制器采用微程序技术是和工艺条件相匹配的。同时,微程序技术又容易满足软件向上兼容性的要求。微存储器是控制部件的“核”,如果在同一系列中,要设计指令系统功能更强的高档机,只要把这个“核”扩充就可以了。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条