说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 地址变换检测器
1)  address transition detector
地址变换检测器
2)  ATD (Address transition detection)
ATD(地址转换检测)
3)  address map register
地址变换寄存器
4)  address detection
地址检测
1.
Coding cable-based address detection in automated steric warehouse
基于编码电缆的自动化立体仓库的地址检测
5)  addressing translation
地址变换
1.
The paper analyzes the memory hierarchy of pentium 4, and discusses its devices and processes of addressing translation.
文章深入分析了pentium 4处理器的内存结构,详细讨论了它的地址变换机构和地址变换过程,对在该平台下的系统开发具有一定参考价值。
6)  address substitution
变换地址
补充资料:转换检测缓冲器


转换检测缓冲器
translation lookaside buffer, TLB

zhuan卜uan Jianee huanehongqi转换检测缓冲器(t~lation lookasidebuffer,刀二B)在虚拟存储器系统中实现虚实地址转换的硬件机制。它是专门用于页表或段表(参见虚拟存储器)的高速缓冲存储器。现以页式虚拟存储器为例加以说明。由于页表较大,只能放在主存中。许多系统的虚地址空间极大,甚至简单的页表都不能在主存中放下。以咒位逻辑地址为例,若页长1024B,则页表中共有222勺4X一06项。这时,或者在内存中只放一部分页表(另一部分存在属于虚空间的磁盘上),或者采用多级页表方案。总之无论什么方式都只会加长访存的延迟,因此,硬件的设置是必不可少的。 正如高速缓冲存储器和虚拟存储器的工作都是基于程序的访存局部性,页表的访问也存在着局部性。因此,一种简单的方式就是让页表项进人数据高速缓冲存储器,以节省地址转换的周期数。但即使这样,有效地址也需要1个周期后才能得到。另一种简单的方式是设置1个专门的寄存器,用它记住上次转换的虚页号和实页号,从而当本次访问针对同一页时,不必再进行转换。 转换寄存器的更一般形式是由硬件提供专门用于页表项的高速缓冲存储器,称为TLB。有时也称为地址转换高速缓冲存储器(八JC)或目录检测表(DLAI,)。TLB的工作机制同高速缓冲存储器完全相同。因为TLB相对较小(通常含64项一1024项),所以其访问时间极短,从而只要TLB命中,实地址就可以在1个周期内得到。如果TLB不命中,则地址转换仍需经过内存中的页表(也许访问页表还会导致缺页),且TLB的内容也必须更新。所幸的是,TLB的命中率极高,一般都超过99%。当TLB不命中时,经常能在数据高速缓冲存储器中找到所要的页表项(PTE)。 鉴于TLB对虚拟存储器系统性能的影响,80年代以来所有的虚拟存储器系统都采用了TLB,尽管它们中有些不提供数据高速缓冲存储器。为了进一步减少进程上下文切换时清除TLB内容带来的性能损失,一些计算机系统还为系统态和用户态各设置了1个TLBo
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条