说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 数字时延滤波器
1)  digital time delay filter
数字时延滤波器
2)  digital time delay filter
数字时间延迟滤波器
3)  digital delay filter
数字延迟滤波器
1.
Pseudo-range delay is simulated by cascaded digital delay filter.
利用码发生器产生GPS各卫星的伪随机码,采用数字延迟滤波器实现信号的延迟处理,采用多级采样率转化器和滤波器串联的方法提高延迟精度,生成的多星基带信号在数字域进行叠加,再通过正交射频调制得到L1频点的GPS信号;该GPS信号模拟器结构简单,成本低,生成的GPS信号精度高,可以满足部分GPS接收机的测试需求。
4)  fractional delay filter
分数时延滤波器
1.
In order to compensate the channel dispersed delay accurately,fractional delay filter(FDF) is introduced.
为实现宽带数字阵列各阵元传输时延的精确补偿,引入分数时延滤波器。
5)  variable digital filter
时变数字滤波器
6)  Real time digital filter
实时数字滤波器
补充资料:波数字滤波器
      由两端终接电阻负载的无源LC梯形滤波器导出的一种数字滤波器结构。应用双线性变换S=k(1-Z-1)/(1+Z-1)可将用波参数描述的无源元件,实现为数字元件。表1列出了无源元件R、C、L及其对应的由延时单元、乘法器和加法器构成的数字元件。
  
  
  通常高阶递归型数字滤波器的级联型或并联型有产生极限环振荡的危险。此外,在输入信号非常小时,由于舍入误差的高度相关,也可能导致数字滤波器的不稳定而产生固定振荡。1971年,提出波数字滤波器的伪无源性概念,并论证了这种数字滤波器的低灵敏度特性。波数字滤波器具有良好的稳定性,可以用较短的系数字长实现,有良好的动态范围,不会出现极限环振荡(即在环路情况下应用也不会出现任何杂散振荡)。这种数字滤波器特别适用于通信系统。
  
  在波数字滤波器结构中,用波参数描述的元件,在联接时必须遵从端口间阻抗匹配的原则。相应地,数字元件之间的联接按其为串联或并联分别采用由乘法器和加法器构成的串联适配器或并联适配器匹配联接。适配器符号及其对应的联接关系见表2。图为三阶椭圆型低通LC 梯形滤波器及其等效的波数字滤波器。  波数字滤波器的另一种结构称为波格型数字滤波器,是由对称型或格型无源LC 滤波器导出的。
  
  

参考书目
   A. Antonious, Digital Filter : Analysis and Design,McGraw-Hill Co.,New York,1979.
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条