说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 时钟和信号音模块
1)  clock and tones module
时钟和信号音模块
2)  clock module
时钟模块
1.
Design for the clock module in integrated contactless POS terminals;
非接触式IC卡POS机中时钟模块的设计探讨
3)  clock signal
时钟信号
1.
Compared with the synchronized counter,the asynchronous counter faced two prominent difficult questions in design: One is the selection of clock signals of various triggers,the other is the correct gain of the karnaugh map at the time when the is simplified into the equation of state for varions triggers.
和同步计数器相比,异步计数器的设计面临2个突出的难点:一个是各触发器时钟信号的选取,一个是从状态转换图化简整理各触发器的状态方程时卡诺图的正确获取。
2.
On the base of the traditional approaches for designing synchronous sequential circuits,a new approach for designing asynchronous sequential logic circuit is proposed in this paper where the trigger pulses can be directly obtained from sequential waveforms in sequential circuits,and the next state Karnaugh maps can be acomplished according to the state transformations caused by clock signals.
该方法直接从时序电路的时序波形图,获得触发器的触发脉冲;根据时钟信号作用下引起的状态转换,填写次态卡诺图。
3.
This paper introduces IBIS model and its applications in the design of computer high-speed system, and gives the waveform of clock signal simulation in detail.
介绍了IBIS模型及其模型高速线路设计中的应用研究,给出了时钟信号仿真的波形,仿真结果证明了在微机高速线路设计中引入IBIS模型的重要性和必要性。
4)  signal clock
信号时钟
1.
With the development in computer,semiconductor and communication technology,the signal clock in a circuit system works faster and the signal rise time gets shorter.
随着计算机、半导体和通信技术的发展,电路系统的信号时钟速度越来越快,信号上升时间也越来越短,导致因底层模拟信号完整性问题引发的数字错误日益突出。
5)  DS3231 Clock Module
DS3231时钟模块
6)  optical clock signal
光时钟信号
1.
The extinction ratio of optical clock signal can be greatly increased after passing through birefringent fiber loop mirror(FLM, due to its flexibly tunable filtering characteristics,and then the clock signal quality is improved.
时钟信号的好坏在同步、解复用和光判决中起着决定性的作用,双折射光纤环镜具有灵活可调的滤波特性,光时钟信号通过双折射环形镜可以使其消光比得到改善,从而提高时钟信号的质量。
补充资料:采样和信号再现


采样和信号再现
sampling and signal reproduction

  为保证采样信号经适当处理后能再现原连续信号,采样周期的选取应符合采样定理。丢琶—于不一-┌─┬─┐│ │…│└─┴─┘ 图1采样 (a)被采样的连续信号;(b)采样开关; (c)采样信号 连续信号x(t)变换为频域函数X(f),其频谱如图2(a)所示。理想采样信号的表达式为x。(t)一x(t)x艺叔t一。T),经傅里叶变换后化为频域函数:x;(f)一粤至x(f一。式)。若采样频率fs一粤为几 T。里扩“、“’,s’。侧z卜门~一“’TZ子““的两倍,则有图2(b)所示的理想采样信号频谱,fll为连续信号中所含的最高次频率。在图2(b)中,包含原连续信号频谱以及无限个经平移的原连续信号频谱。若使理想采样信号通过一截止频率为几和一几的低通滤波器,则滤波后的频谱与原连续信号的频谱完全一致,即再现了原信号。采样频率人必须大于被采样的连续信号中所含最高次频率的两倍,这就是香农(S hannon)采样定理,它是保证采样信号再现成原信号的必要条件。一Zfs一介一几O几乃2几f (C) 图2连续信号和采样信号频谱 (a)连续信号频谱;(b)采样信号频谱; (c)频谱混叠 若大<2几,则产生频谱混叠,如图2(c)所示,一几至几间对应于原连续信号频谱的高频分量和平移频谱的低频分量混叠在一起,经过低通滤波,也不能恢复原信号的频谱,必须避免这种情况的发生。colyong he川n匕00 zolx{on采样和信号再现(sampling and signal repro-duction)连续信号经采样产生离散信号和离散信号近似地恢复为原连续信号。它用于采样控制系统的分析研究。 如图1所示,连续信号x(t)经采样器采样后成为脉冲序列。采样器是以采样周期T重复开闭动作的采样开关。经采样开关输出的脉冲序列为采样信号瓜(t),:为采样持续时间。 当:足够小时,采样信号x。(t)为连续信号x(t)与单位冲激序列价(t)一艺武t一nT)的乘积,即xs(t)一x(t)价(t)。这种情况称为理想采样,是实际采样的理想化,用以简化采样过程的分析,而不影响本质。低通滤波器的特性如图2(b)中矩形虚线框所示,这是理想化了的,实际上无法做到准确的矩形。因此,fs刚刚大于2几还不够,而是应该有相当的裕度,工程上一般取fs一(4一6)介。
  
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条