说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 逻辑时序电路
1)  logical timer
逻辑时序电路
2)  sequential logical circuit
时序逻辑电路
1.
The paper presents analysis and design methods of sequential logical circuit to make reader understand principles of the basic trigger,master-slave trigger and the edge tripple based on knowing the combinational logical circuit design.
介绍了时序逻辑电路的分析和设计方法 ,使读者在了解了组合逻辑电路设计的基础上 ,了解基本触发器、主从触发器和边沿触发器原理 ,能够分析、设计以触发器为核心元件 ,且与电路初态有关的时序逻辑电路。
2.
The new method was proposed which analyses the function of sequential logical circuit: Karnaugy map of the state equation was filled in by utilizing dividing term- meeting method and clock equation, and the transition map of the state is drawn directly by Karnaugy map.
提出了一种分析时序逻辑电路功能的新方法:利用分项满足法和时钟方程来填写状态方程的卡诺图,并由卡诺图直接画出状态转换
3.
The analytical methods of sequential logical circuit, in general literatures and textbooks, start with circuit logical equations, insert all possible combined quantities of circuital input singals and state variables in equations of input and state to calculate , then derive circuital output singals and next state variables .
从Mealy的数学模型出发 ,探讨了利用矩阵和向量的有关运算法则分析时序逻辑电路的方法 ,解决了现有时序逻辑电路分析方法中 ,在次态和输出表达式的问题含有未知的原状态变量 ,从数学方法看 ,不利于CAD处理的实现的问
3)  sequential logic circuit
时序逻辑电路
1.
Flip-flop is the most basic logic unit,and studying the course"Logic Design" is from the combinational logic circuits to the sequential logic circuit.
触发器是时序逻辑电路的最基本的结构单元,触发器教学应该从触发器的电路结构入手,比较组合逻辑电路,分析掌握各种触发器的工作原理、逻辑功能以及内在联系。
2.
The article analyses the auto-starting problem in the sequential logic circuit,and it discusses the application of invalid state of state encode in the designing process.
分析了时序逻辑电路的自启动问题,探讨了在设计过程中对状态编码中的无效状态的应用,保证了电路的自启动。
3.
The article analyses the phenomenon of race and hazard in the asynchronous sequential logic circuit and synchronous sequential logic circuit, and it presents some methods about avoiding the race and hazard in the sequential logic circuit.
分析了异步时序逻辑电路和同步时序逻辑电路中的竞争冒险现象,给出了消除竞争冒险的方法和途径。
4)  synchronous sequential logic circuits
同步时序逻辑电路
1.
And it is fit for all synchronous sequential logic circuits design.
提出了一种同步时序逻辑电路设计的新方法—次态方程联立法。
2.
The method is simple and being understood easily,above all and it can be put into all the synchronous sequential logic circuits.
提出了从状态转换图中直接求得触发器的置位和复位函数,从而确定触发器的驱动方程这样一种设计同步时序逻辑电路的新方法。
5)  asynchronous sequential logic circuit
异步时序逻辑电路
1.
Firstly,the characteristics and kinds of the asynchronous sequential logic circuit are expatiated.
首先对异步时序逻辑电路的特点和分类进行描述,接着从具体的操作步骤、结果的表现方式等方面结合具体实例阐述其一般的分析方法和新出现的分析方法:计算分析法和卡诺图分析法,并对计算分析法进行改进,以期能够更好地指导异步时序电路的分析。
6)  synchronous sequential logic circuit
同步时序逻辑电路
1.
A new designing method of synchronous sequential logic circuits in D flip-flop is proposed.
提出一种针对用D触发器构成同步时序逻辑电路的设计新方法,该方法可以直接从时序电路的状态转换图(STD)上获得D触发器的驱动方程,从而可以快速、准确地设计同步时序逻辑电路。
补充资料:时序逻辑


时序逻辑
sequential logic

sh}火日luoJ-时序逻辑(sequential logie)输出不但和当前输人的逻辑值有关,而且和在此以前曾经输人过的逻辑值有关的逻辑系统。具有这种逻辑关系的电路,称为时序逻辑电路,简称时序电路。它至少包含一个存储元件。计算机中的寄存器、程序计数器等电路都是时序电路。 时序电路的框图见图1。有组合电路(见组合逻 12份2 22xlxZ翔辑)和存储电路两部分。存储电路是能存储信息的器件,可以是触发器,也可以是有时延的反馈,其作用是保存与过去输人有关的信息。 图中,x:,x:,…,┌─────┐ │组合电路二├──┐└─────┤)价 │┌─────┤ ││存储电路 ├──┘└─────┘ 图1时序电路框图二。是时序电路的外部输人;Z:,Z:,…,2二是它的外部输出;Yl,Y:,…,又是存储电路的输人,yl,yZ,…,多是存储电路的输出,也反馈给组合电路的输人。有如下两个时序函数表达式 Z一关(x:,x:,…,x,;yl,yZ,…,yr)(i一1,Z,…,m) Y=g(xl,£:,…,二,;夕:,夕:,…,夕。)(i一1,2,…,r) Z、称为输出函数,Y*称为控制函数或激励函数。 时序电路中有一个极为重要的概念是状态,并可分为内部状态和外部状态。内部状态由y,(i一1,2,…,r)给出,外部状态由Z,(乞一1,2,…,m)给出。若单指状态,指的是内部状态。 分类时序电路分为同步时序电路和异步时序电路两大类。异步时序电路又进一步分为脉冲异步时序电路和电平异步时序电路。 (1)同步时序电路。在输人中有一个专门的定时信号(称为时钟),对状态变量进行瞬时取样来控制电路的动作。它的存储电路用触发器。图2(a)是一个同步时序电路,其中CP是定时信号。同步时序电路的输人可以是脉冲也可以是电平,对研究电路的行为来说,这两者没有差别。描述同步时序电路的逻辑工具是状态表和状态图,见图2(b)和图2(C)。状态表把时序电路的输人、输出、现态(目前状态)、次态(下一状态)用表格形式反映出来,说明输人和输出之间的逻辑关系,并表明状态之间的转移规律。状态图通常由状态表推出,更直观易读。状态图中小圆圈及其内的字母或数字表示状态,如q:状态,有向箭头表示状态转换方向,并在有向线上标注x/Z,表示在二输人情况下输出为Z,如1/o表示输入为“1”,输出为“o,,。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条