1) firing pin
发射电路上触头
3) trigger circuit
触发电路
1.
A trigger circuit of multi-stage reconnection electromagnetic launch system;
一种多级重接式电磁发射系统的触发电路
2.
Trigger circuit of data acquisition system in particle track system and its position resolution;
粒子描迹仪系统触发电路及其空间分辨的研究
3.
Thyristor linear trigger circuit under the variable power frequency;
可变电源频率下的晶闸管线性触发电路
4) triggering circuit
触发电路
1.
Then,a triggering circuit is designed.
本文对真空开关电弧的产生过程、实验室产生电弧方法及影响真空电弧触发因素进行了简要分析,在此基础上对真空电弧的触发电路进行了设计。
2.
In order to realize the function of preventing、warning and displaying the electrothermal furnace s overtempera-ture、overcurrent and lack phase,this article brings forward a new digital triggering circuit for thyristor power regulator ,it introduces the structure and the theory of the hardware,and discusses the software of this system.
针对电阻炉超温、过流、缺相等故障的保护、报警及显示功能,提出一种新型的晶闸管数字化触发电路,介绍了该触发电路硬件系统的构成及工作原理,并对软件编程进行了论述。
3.
The cascaded reverse switched-on dynistor(RSD)assembly drive technology based on integrating RSD switch with its triggering circuit were investigated for the construction of a high voltage solid-state pulsed power generator which was operated in a rep-frequency discharge mode.
为了将超高速大功率半导体开关反向导通型双晶复合晶体管(RSD)用于构建高压重频固态脉冲源,研究了一种将RSD及其触发电路集成模块进行串联的RSD堆触发技术。
5) trigger circuits
触发电路
1.
In this paper,the principle of resonant circuits was applied to design the trigger circuits for a high voltage and great current pulse switch RSD (Reversely Switching Dynistor).
运用谐振电路原理,设计出一种用于脉冲变压器高电压、大电流脉冲开关RSD(ReverselySwitchedDynis tor)的触发电路。
6) toggle circuit
触发器,触发电路
补充资料:发射极功能逻辑电路
以"与"门输入和"或"门输出的非饱和型逻辑电路,简称EFL电路。它无"非"门的功能。其基本单元电路由两部分组成:由共基极工作方式的多发射极晶体管与上拉电阻Rc、下拉电阻Re构成输入级;由多发射极晶体管构成射极跟随器输出级(见图)。这种逻辑电路出现于70年代。在发射极功能逻辑电路中,共基极方式工作的输入晶体管的集电极 G点的电位与发射极输入端的逻辑关系为G=A·B,发射极跟随器不改变其逻辑关系,而发射极跟随器发射极输出的"线"功能可实现"或"逻辑。因此,图中电路的输入、输出有如下逻辑关系
O1=A·B+C
O2=A·B+D
发射极功能逻辑同发射极耦合逻辑相同,典型的逻辑摆幅值为0.8伏,逻辑高电平为-0.8伏,逻辑低电平为-1.6伏,而参考电压Ub为-0.4伏。发射极功能逻辑电路是由发射极耦合逻辑电路改进而成。发射极耦合逻辑电路同相集电极构成"与"功能,射极跟随器的发射极输出能形成"或"功能,并只取发射极耦合逻辑电路的同相输出部分。
在发射极功能逻辑基本单元电路中,输入级和输出级除共基和共集两只多发射极晶体管外,不包括任何反相器,这就保证了电路的高速度和良好的频率特性。
然而,发射极功能逻辑电路没有"非"的功能是一大缺点,因而应用受到限制。同时,由于Ub=-0.4伏,输入晶体管集电结有0.4伏正偏,只有逻辑幅度和集电极串联电阻受到限制,才能保证输入晶体管集电极正偏不至于恶化到影响正常工作。
发射极功能逻辑电路是在发射极耦合逻辑电路基础上的简化电路,它在大规模集成电路中作为内部单元电路和在与发射极耦合逻辑电路配合时,以构成各种组合门方面显示出速度快、结构简单、功耗小和功能灵活等优点。
参考书目
复旦大学微电子教研组编:《集成电路设计原理》,人民教育出版社出版,北京,1978。
O1=A·B+C
O2=A·B+D
发射极功能逻辑同发射极耦合逻辑相同,典型的逻辑摆幅值为0.8伏,逻辑高电平为-0.8伏,逻辑低电平为-1.6伏,而参考电压Ub为-0.4伏。发射极功能逻辑电路是由发射极耦合逻辑电路改进而成。发射极耦合逻辑电路同相集电极构成"与"功能,射极跟随器的发射极输出能形成"或"功能,并只取发射极耦合逻辑电路的同相输出部分。
在发射极功能逻辑基本单元电路中,输入级和输出级除共基和共集两只多发射极晶体管外,不包括任何反相器,这就保证了电路的高速度和良好的频率特性。
然而,发射极功能逻辑电路没有"非"的功能是一大缺点,因而应用受到限制。同时,由于Ub=-0.4伏,输入晶体管集电结有0.4伏正偏,只有逻辑幅度和集电极串联电阻受到限制,才能保证输入晶体管集电极正偏不至于恶化到影响正常工作。
发射极功能逻辑电路是在发射极耦合逻辑电路基础上的简化电路,它在大规模集成电路中作为内部单元电路和在与发射极耦合逻辑电路配合时,以构成各种组合门方面显示出速度快、结构简单、功耗小和功能灵活等优点。
参考书目
复旦大学微电子教研组编:《集成电路设计原理》,人民教育出版社出版,北京,1978。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条