2) coded digital generator
数字编码发生器
3) time-code generator
时间编码发生器
4) air code generator
航空编码发生器
5) digital coding waveform generator
数字编码波形发生器
6) coded digital signal generator
数字编码信号发生器
1.
The principle of using ISP technology to implement the PC card based programmable control coded digital signal generator is introduced.
主要阐述了一种利用ISP(在系统可编程 )技术实现PC卡式可程控数字编码信号发生器的原理。
补充资料:编码器
编码器
encoder
b旧nmoq,编码器(e ncoder)能将每一根输人线上的信号转换成输出端上的一个对应代码,即实现输人信号编码功能的组合逻挥电路。它广泛用于逻辑电路中。 图示是一个8线一3线编码器的逻辑图,其中I。~I:是八个输人端,YZ、Yl、Y。是三个输出端。当在输人端加上逻辑l信号时,便在YZ、Y、、Y。给出一个对应的三位二进制代码。输人信号与输出代码的省昔阵矛10一卜一h8线一3线编码器的逻辑图对应关系如表1所示。衰1圈中电路的功能裹┌───────────┬────┐│101一12 13 10 101‘17 │YZ Yz Yo│├───────────┼────┤│1 0 0 0 0 0 00 │0 00 │├───────────┼────┤│0 1 0 0 0 0 00 │0 01 │├───────────┼────┤│0 0 1 0 0 0 00 │0 10 │├───────────┼────┤│0 0 0 1 0 0 00 │0 11 │├───────────┼────┤│0 0 0 0 1 0 00 │1 00 │├───────────┼────┤│0 0 0 0 0 1 00 │1 01 │├───────────┼────┤│0 0 0 0 0 0 10 │1 10 │├───────────┼────┤│0 0 0 0 0 0 01 │1 11 │└───────────┴────┘ 在图示编码电路中,任何时候只允许有一个输人信号是l,否则电路不能正常工作。为克服这种局限性,便产生了优先编码器(priority eneoder)。设计优先编码器电路时,预先把所有的输人信号按优先权的高、低排队,当两个以上输人信号同时为1时,只对其中优先权最高的一个进行编码。表2是8线一3线优先编码器功能表,表中的“x”表示既可以是逻辑。,也可以是逻辑l。从表2中不难看出,输人信号I,的优先权最高,I。的优先权最低。例如当17~l时,无论I。~1。当中还有多少个是1,电路只对卜进行编码,使输人为Y:Y IYo=111。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条