1) IRIG-B (DC) code
IRJG-B(DC)码
3) B code
B码
1.
Simulated Time Source of B code Based on ATmega 8;
基于ATmega8的模拟B码时间源设计
2.
This article puts forward to a new method of B code decoding.
本文给出了一种基于ISA总线的B码解码器电路设计的新方法。
4) Dublin Core
DC
1.
Comparison between MARC and Dublin Core;
DC与MARC元数据之比较研究
2.
Implementing Dublin Core Encoding in Library Application;
DC元数据图书馆应用中的编码实现(二)——限定性DC的编码实现
3.
The author thinks that the metadata,Dublin Core and system CORC are the best criteria auxiliary tools.
本文通过国外一系列网络资源评价标准的调研提出了评价网上资源的三方面标准及若干指标 ,并讨论了评价工作的可操作性问题 ,认为元数据、DC和CORC系统是目前最佳的评价辅助工具。
5) B code
终止码;B码
6) IRIG-B code
IRIG-B码
1.
Analysis of the GPS & IRIG-B Code Time System;
GPS&IRIG-B码时间系统分析
2.
FPGA is applied in the IRIG-B code Generator
FPGA在IRIG-B码源设计中的应用
3.
The frequent source used as frequency scale, the time signal generator of FIRIG-B code gets different frequency signals from countdown chain and provides the system with local standard frequency and standard time signal.
IRIG-B码的时间信号产生器,以频率源频标,从分频链上取得不同频率的信号,提供本地标准频率和标准时间信号。
补充资料:AC-DC-AC-DC型开关稳压电路
AC-DC-AC-DC型开关稳压电路
AC-DC-AC-DC type switching voltage stabilizing circuits
对小功率的AC一DC一AC一IK!型稳压电路,可省去图中的集成驱动器,由集成控制器直接驱动。AC一DC一AC一】兀型稳压电路组成的开关电源及模块,广泛应用于通信和其他电子设备中作为一次电源用。AC DC ACDCx一rlg伙019七Jo了1 wenyod旧z〕JLJAC一OC一AC一OC型开关稳压电路(AC一DC一AC一IX二type switehing voltage stabilizingcircuits)将交流电压通过整流滤波电路及DC一〔X)开关变换器,并借助反馈环节得到稳定直流输出电压的开关型稳压电路。其原理方框图如图所示。图中输人和输出端都加有噪声溥波器。电容滤波的全波整流电路中,开机时有一大的充电电流流过整流管。为了削弱该冲击电流,在AC一DC一AC一IX{型稳压电路中加人软起动电路。又因电容滤波的整流电路中电流失真很大,使功率因数很低。为了提高功率因数,通常采用功率因数校正技术。90年代以前,采用无源校正技术,只能对基波进行相移补偿或抑制某些指定的谐波。实际应用中,还受到体积、质量、价格等因素的限制。9。年代普遍采用高频有源功率因数校正技术。图中的有源功率因数校正电路实质上是一种升压式有源功率因数校正(b oost一PFC)电路(见DC一DC型开关稳压电路)。它可将稳压电路的输入电流波形变换为与输入电网电压同相位的正弦波,变换效率可大于98%。这样,可以降低线路损耗,节约能源,减小电网的谐波污染。┌───┐ ┌────┐┌─────────┐┌──┐│NF │ ┌───┐│ pFC ││ OC~O(: ││ 哪││,噪声│ │_整流 ││功率因数││ 变换器 ││噪声││健波 │ └───┘│ 校正 ││(含高频整流及滤波)││滤波││ │ │ │└─────────┘│ │└───┘ └────┘ └──┘ ┌─────┐ │ SS │ ┌─────┐ │软起动 │ │集成驱动器│ │ │ └─────┘ └─────┘ ┌─────┐ │集成控制器│ └─────┘ AC一1)C一AC一1)C型开关稳压电路原理方框图
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条