说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> DDR2内存控制器
1)  DDR2 Memory Controller
DDR2内存控制器
1.
The Research and Implementation on DDR2 Memory Controller with High Bandwidth and Low Latency;
高带宽低延时的DDR2内存控制器的研究与实现
2)  DDR2 SDRAM module controller
DDR2内存条控制器
3)  DDR2 controller
DDR2控制器
1.
The principle of DDR2 controller implemented in Xilinx Spartan-3A serials FPGA and how to complete it with MIG software tools.
详细介绍了在Xilinx Spartan-3A系列FPGA中实现DDR2控制器的设计原理,介绍利用MIG软件工具实现控制器设计,并给出硬件测试结果。
2.
The DDR2 controller with the Cache of reducing writing delay of DRAM based on FPGA is designed for NSA.
本文基于FPGA实现的带有减小DRAM(Dynamic Random Access Memory)即动态随机存取存储器写延迟的Cache(高速缓冲存储器)的DDR2控制器就是为NSA所设计的,DDR2控制器的主要作用是对网络报文的读写进行控制,其内嵌的Cache主要用来消除DDR2控制器中DRAM的写延迟时间,加快系统运行速度。
4)  DDR2 SDRAM controller
DDR2 SDRAM控制器
1.
This paper describes the method of realizing DDR2 SDRAM controller in the Xil-inx Spartan-3A FPGA series with MIG software tools, gives a detailed description of its basic principle and the hardware test results.
文中介绍了利用MIG软件工具在Xilinx Spartan-3A系列FPGA中实现DDR2 SDRAM控制器的设计方法,详细叙述了其基本原理,并给出了硬件测试结果。
5)  memory controller
内存控制器
1.
Analyzing the key technology of memory bus and memory controller,the detail design of the memory target interface(MTI) is pro.
通过对内存总线和内存控制器关键技术的分析,给出了基于SDRAM内存总线的内存目标接口(MTI)设计,在功能和逻辑上实现了内存总线和局部总线间的桥接,为基于内存总线的应用设计提供了一种功能完备的接口部件。
6)  Open-Page memory controller
Open-Page内存控制器
补充资料:内存
       掌上电脑的内存一般分为ROM(read only memory)和RAM( read and write memory),只读存储器ROM里面有固化的操作系统,剩余容量可用来存储数据,而RAM主要用来存放数据和运行程序。RAM(Random Access Memory)的全名为随机存取记忆体,它相当于PC机上的移动存储,用来存储和保存数据的。它在任何时候都可以读写,RAM通常是作为操作系统或其他正在运行程序的临时存储介质(可称作系统内存)。

    不过,当电源关闭时RAM不能保留数据,如果需要保存数据,就必须把它们写入到一个长期的存储器中(例如硬盘)。正因为如此,有时也将RAM称作“可变存储器”。RAM内存可以进一步分为静态RAM(SRAM)和动态内存(DRAM)两大类。DRAM由于具有较低的单位容量价格,所以被大量的采用作为系统的主记忆。

    RAM和ROM相比,两者的最大区别是RAM在断电以后保存在上面的数据会自动消失,而ROM就不会。4~8M的RAM对于一般应用程序的运行已经足够,如果追求多媒体功能,64M的RAM容量也只能够算是基本要求。

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条