1) bipolar latch comparator
双极锁存比较器
2) latched comparator
锁存比较器
1.
Design of the fully differential high speed low voltage latched comparator
全差分高速低电压锁存比较器的设计
2.
This paper expounds a high-speed CMOS latched comparator with large gain suitable for △-∑ modulator.
本文设计了一款用于△-∑调制器的高增益高速CMOS锁存比较器。
3) latch comparator
比较锁存放大器
4) preampilifer-latch comparator
预放大-锁存比较器
5) Preamplifier-latch comparator
预放大锁存比较器
1.
Based on the research and analysis of system structure of 10-bit 100MSPS Pipelined CMOS ADC, according to the system performance, the specifications of sub_ADC is obtained, while the sub_ADC including the preamplifier-latch comparator, the reference ladder resistance and the clock-control encode circuits are d.
基于对10-bit 100MSPS Pipelined CMOS ADC系统结构的分析研究,结合系统性能确定了子ADC的指标要求,详细讨论并设计了子ADC单元模块的设计,包括预放大锁存比较器,参考电阻串和时钟控制编码电路。
2.
To reduce power dissipation of a sigma-delta analog-to-digital converter,a new high-speed and low-power dissipation CMOS preamplifier-latch comparator,which is suitable for use in a sigma-delta analog-to-digital converter,was presented in CMOS 0.
18μm工艺,提出1种由参考电压产生电路、预放大器、锁存器以及用作输出采样器的动态锁存器组成的新型高速低功耗的CMOS预放大锁存比较器。
6) pre-amplifier-latch comparator
预运放-锁存比较器
补充资料:双极型随机存储器
用双极型晶体管构成的随机存储器。它在半导体存储器中是最先研制成功的,用作计算机的缓冲存储器,使运算速度显著提高。双极型随机存储器的速度比磁芯存储器速度约快 3个数量级,而且与双极型逻辑电路型式相同,使接口大为简化。双极型随机存储器的制造工艺比 NMOS(见N沟道金属-氧化物-半导体集成电路)复杂,密度不及 MOS金属-氧化物-半导体动态随机存储器。在半导体存储器中,双极型随机存储器发展速度最快,在计算机高速缓冲存储器、控制存储器、超高速大型计算机主存储器等方面仍获得广泛应用。超高速发射极耦合逻辑电路随机存储器和高集成密度集成注入逻辑电路随机存储器已有新的发展。
图1和图2是双极型随机存储器典型单元线路图和剖面结构,其基本结构是触发器。图3是典型的双极型静态随机存储器框图。每个单元有一根字线,二根位线。单元的电流(或电压)由字线控制,信息的写入和读出由位线控制。单元有二种状态,即选中状态和等待状态(又称维持状态)。为减少功耗,等待状态的维持电流越小越好。选中时,应用足够的读写电流,避免误读。图1的单元采用电阻和二极管并联作为负载,采用浮动电压方式工作;等待时,电压低,二极管截止,电流受大电阻RC(20~40千欧)所限,约在15~40微安之间,选中时,电压上升,二极管通导,位线电流可达400~500微安,不致误读。这种单元结构虽然有8个元件,运用设计技巧可使所占用的硅片面积不致过大,仅略大于一个双发射极晶体管。当集成度进一步提高到 16k位时,图1单元的等待状态电流过大,可采用图2单元。等待状态的电流可由 15微安下降至3微安,这种单元电路实际上是由二只可控硅构成的触发器组成,采用浮动字线电压工作方式。等待状态电流约为3微安;选中状态时,电压提高,信息电流约达1毫安。
图1和图2是双极型随机存储器典型单元线路图和剖面结构,其基本结构是触发器。图3是典型的双极型静态随机存储器框图。每个单元有一根字线,二根位线。单元的电流(或电压)由字线控制,信息的写入和读出由位线控制。单元有二种状态,即选中状态和等待状态(又称维持状态)。为减少功耗,等待状态的维持电流越小越好。选中时,应用足够的读写电流,避免误读。图1的单元采用电阻和二极管并联作为负载,采用浮动电压方式工作;等待时,电压低,二极管截止,电流受大电阻RC(20~40千欧)所限,约在15~40微安之间,选中时,电压上升,二极管通导,位线电流可达400~500微安,不致误读。这种单元结构虽然有8个元件,运用设计技巧可使所占用的硅片面积不致过大,仅略大于一个双发射极晶体管。当集成度进一步提高到 16k位时,图1单元的等待状态电流过大,可采用图2单元。等待状态的电流可由 15微安下降至3微安,这种单元电路实际上是由二只可控硅构成的触发器组成,采用浮动字线电压工作方式。等待状态电流约为3微安;选中状态时,电压提高,信息电流约达1毫安。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条