说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 复杂可编程逻辑器件/现场可编程门阵列
1)  CPLD/FPGA
复杂可编程逻辑器件/现场可编程门阵列
1.
GUO Pei-yuan,QIAO Mei-hua(College of Information Engineering,Beijing Technology and Business University,Beijing100037,China)[Abstract]A music memory and replay system controlled by frequency divider is designed by using CPLD/FPGA and VHDL hardware description languages and top to down design method.
采用复杂可编程逻辑器件/现场可编程门阵列(CPLD/FPGA)芯片和VHDL硬件描述语言,以及层次化的自顶向下的工程设计方法,实现一个由数控分频器控制的音乐存储与回放演奏系统,同时可用4位拨码开关进行乐谱的存储及乐曲的演奏功能播放选择,以及用16×16点阵序列动态显示所选乐曲名称。
2)  field programmable gate array/complex programmable logic device
现场可编程门阵列/复杂可编程逻辑器件
3)  FPGA
现场可编程逻辑门阵列
1.
Taking full frame CCD image sensor FTF4027M produced by Dalsa as example,we studied the principle and driver schedule of full frame CCD device,and put forward a FPGA technology based method for design of the full frame CCD drivers.
以加拿大Dalsa公司的全帧CCD图像传感器FTF4027M为例,在研究了全帧CCD结构和驱动时序的基础上,提出了基于现场可编程逻辑门阵列(FPGA)的驱动脉冲设计方法。
2.
Therefore in this paper a circuit is designed based on Field Programmable Gate Array(FPGA) which is used to control the inverter composed of high-frequency link controlled by phase-shift PWM technique and cycloconverter.
因此,针对移相PWM控制高频链周波变换型逆变器设计了一套基于现场可编程逻辑门阵列(FieldProgrammableGateArray,FPGA)的控制电路。
3.
The realizing method of DDS with FPGA and the numerical controlled oscillator(NCO) design method of TOM finding-table and phase counter are introduced in detail.
介绍了利用现场可编程逻辑门阵列(FPGA)实现直接数字频率合成信号发生器(DDS)的原理,重点介绍了DDS技术在FPGA中的实现方法以及数控振荡器(NCD)的ROM查找表设计和相位累加器设计,给出了采用FPGA芯片进行直接数字频率合成信号发生器的仿真结果以及系统顶层设计原理图。
4)  field programmable gate array
现场可编程逻辑门阵列
5)  field programmable gate array(FPGA)
现场可编程逻辑门阵列
6)  FPGA Device
现场可编程门阵列器件
补充资料:可编程逻辑控制器
分子式:
CAS号:

性质:一种数字运算操作的电子系统,专为在工业环境下应用而设计。它采用可编程序的存储器,用来在其内部存储执行逻辑运算、顺序控制、定时、计数和算术运算等操作的命令,并通过数字式、模拟式的输入和输出,控制各种类型的机械或生产过程。可编程控制器及其有关设备,都按易于与工业控制系统联成一个整体,易于扩充功能的原则而设计。

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条