1) clock-controlled NeuMOS
钟控神经晶体管
2) clock-controlled neuron MOS
钟控神经MOS管
1.
Design of multi-valued double-edge-triggered D flip-flop based on clock-controlled neuron MOS transistor
基于钟控神经MOS管的多值双边沿D触发器设计
3) transistor clock
晶体管钟
4) neuron MOS transistor
神经MOS晶体管
1.
The neuron MOS transistor is a recently discovered device which is capable of executing a weighted sum calculation of multiple input signals and threshold operation based on the result of summation.
神经MOS晶体管是一种具有多输入栅加权信号控制和阈值可调控的高功能度的新型器件。
5) clock-controlled neuron-MOS
钟控神经元金属-绝缘层-半导体
6) transistor electromagnetic clock
晶体管电磁钟
补充资料:晶体管-晶体管逻辑电路
晶体管-晶体管逻辑电路 transistor-transistor logic 集成电路输入级和输出级全采用晶体管组成的单元门电路。简称TTL电路。它是将二极管-晶体管逻辑电路(DTL)中的二极管,改为使用多发射极晶体管而构成。TTL电路于1962年研制成功,基本门电路的结构和元件参数,经历了3次大的改进。同DTL电路相比,TTL电路速度显著提高,功耗大为降低。仅第一代TTL电路产品,就使开关速度比DTL电路提高5~10倍。采用肖特基二极管的第三代TTL电路,开关时间可缩短到3~5纳秒。绝大部分双极型集成电路,都是TTL电路产品。 |
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条