1) CMOS integrated chips
CMOS集成芯片
1.
Introduces a noiseproof circuit whose timedelay can be controlled accurately This circuit consists of CMOS integrated chips, and has many features such as lowpower,reliability, lowprice and so o
介绍一种延时时间精密可控的消抖动电路 ,该电路由 CMOS集成芯片组成 ,具有功耗低 ,工作性能稳定可靠 ,价格低廉等优
2) CMOS imagine chip
CMOS图像采集芯片
3) integrated chip
集成芯片
1.
Three-phase inverter power supply design proposal was proposed using the 89C51 single-chip control technology unified with high accuracy three-phase programmable PWM integrated chip SA4828, elaborated the principle, advantages and the identity of SA4828, the design method of static state inverter was presented using SA4828, in the same time.
提出了用高精度三相可编程PWM集成芯片SA4828与89C51单片机控制技术相结合的三相逆变电源的设计方案,阐述了SA4828的基本原理、特性及其应用SA4828设计静态逆变器的方法,介绍了三相大功率逆变器的控制单元电路、各种检测保护电路和软件控制的设计原理与设计过程,实验验证了从静止逆变器中产生了预期的PWM波形,实现了高质量的正弦波。
2.
The function generator MAX038 has complete machines function,the integrated chip synthesize of undee produce and transfer circuit.
函数发生器MAX038是具有整机功能的、将波形的产生和变换电路综合在一起的集成芯片。
3.
This commercial integrated chip can be used in the local oscillation circuit, high-accuracy clock generator and so on.
这种商用集成芯片可用于本振合成回路,高精度时钟发生器等。
4) CMOS-SEED chip
CMOS-SEED芯片
5) CMoS chip
CMoS芯片
6) PWM integrated chip
PWM集成芯片
1.
Based on PWM integrated chip TL494,a voltage driver is designed for MR Fluid damper.
设计基于PWM集成芯片TL494的磁流变减震器励磁线圈的驱动电路。
补充资料:CMOS集成逻辑门
CMOS集成逻辑门
CMOS integrated logic gate
CMOSJ一cheng}日。}}merlCMOS集成逻辑门(CMOS integratedlogiegate)利用NM0s管和PMos管成对出现的互补特性构成的集成的逻辑门电路,又称CMOS集成门。CMOS门的优点是:工作时所消耗的功率很小,电源供给的功率也就很小;在一块小晶片面积上,有较大的组装密度,具有较复杂的功能。因而近年来CMOS集成门发展迅速,在数字控制和电子计算机中得到广泛应用。CMOS电路一般采用正逻辑规定。 一个CMOS反相器(非门)如图l所示,其中Vl为N沟道增强型管,VZ为P沟道增强型管,两管的跨导相等。两管串接,栅极连在一起作反相器输人端,漏极连在一起作反相器的输出端,源极52接十uDD,:1接地。要求电源电压UDD>}U丁P{十U丁、,其中uTP和价N分别为VZ、Vl管的开启电压。 当U、为低电平(、。V)时,+垅D二+招V图1 CMOS反相 器(非门)NMOS管Vl截止,而PMOS管VZ导通(因IUGs:{一UDD>{UTP{,电源电压主要降落在Vl上,所以输出高电平UoH、十U加。 当U为高电平(、10V)时,Vl管导通,而VZ管截止,UoD主要降落在VZ管上,所以输出低电平UoL七OV。 由上述分析可知,CMOS反相器有倒相功能,是个非广1。 图2为CMOS与非门电路,表1为其真值表。图2中两个P沟道增强型MOS管并接,两个N沟道增强型 MOS管串接。通过分析可知:当输人量A、B具有各种不同的逻辑组合时,电路的输出L如表1所示,因此该电路具有与非逻辑功能,L一A·B。表1 CMOS与非门真值表~乙乞。┌─┬─┐│AB│L │├─┼─┤│00│1 │├─┼─┤│01│1 │├─┼─┤│10│1 │├─┼─┤│l1│0 │└─┴─┘望百下石币广}}目门目 图3为CMOS或非门电路,表2为其真值表。图3中两个N沟道增强型图2MOS管并接,两个P沟道增强型MOS管串接。通过分析可知:当输人量A、B具有各种不同的逻辑组合时,电路的输出L如表2所示,因此该电路具有或非逻辑功能,L~入耳注互。表2 CMOS或非门 真值表图3 CMOS或非门┌─┬─┐│AB│L │├─┼─┤│OO│1 │├─┼─┤│O1│O │├─┼─┤│10│0 │├─┼─┤│11│0 │└─┴─┘ 此外,CMOS逻辑门尚有与或非、异或门、三态门和传输门等。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条