2) double-edge-triggered D flip-flop
双边沿D触发器
1.
Design of multi-valued double-edge-triggered D flip-flop based on clock-controlled neuron MOS transistor
基于钟控神经MOS管的多值双边沿D触发器设计
3) ECL double-edge-triggered D flip-flop
ECL双边沿D触发器
1.
The ECL OR-AND-gate can simplify a generalized ECL circuits structures,for example,an ECL double-edge-triggered D flip-flop.
8V,作为常规ECL门的补充类型,常可用于简化一般ECL电路结构,例如ECL双边沿D触发器。
4) double-edge-triggered flip-flop
双边沿触发器
1.
Design of low power multivalued double-edge-triggered flip-flop;
多值低功耗双边沿触发器设计
2.
The application of this type of double-edge-triggered flip-flop in seq.
从双边沿触发器的特点出发,提出了一种双边沿动态触发器的设计方案,该触发器结构较其他几种设计方案简单。
5) Single-edge-triggered Flip-flop
单边沿触发器
1.
Design of Double-edge-triggered Time Sequence Circuit Based on Single-edge-triggered Flip-flop;
基于单边沿触发器的双边沿时序电路设计
6) TTL JK edge-triggered flip-flop
JK边沿触发器
1.
In this paper ,the unusual phenomena of TTL JK edge-triggered flip-flops are brought forth by experiment when the Cp edge s time is excessive long , and the cause of it is proved up , the formulae for the maxima of CP edge s time are set up as well , which is consistent with the practical measurement.
用实验展现了CP边沿时间过长时集成TTLJK边沿触发器出现的异变现象,探明了产生异变现象的原因,推导了CP边沿时间最大值的计算公式,与实际测量取得了一致的结果。
补充资料:触发器
触发器 trigger 在外加信号下能转换工作状态的电路。通常用触发器的输出端电压表明其工作状态。触发器分为两类:一类称为双稳态触发器。它有两个稳定的工作状态,在外加信号的触发下电路可从一种稳定工作状态转换到另一种稳定的工作状态。另一类称为单稳态触发器。它有一个稳定的工作状态和一个暂时稳定的工作状态。无外加信号触发时触发器处于稳定的工作状态;受外加信号触发后,触发器从稳定的工作状态转换到暂时稳定的工作状态,经过短暂时间后,自动返回到原来的稳定工作状态。各种触发器均可由分立元件构成,也可由集成电路来实现。但随着集成电路技术的发展,集成触发器的品种逐渐增加,性能优良,应用日益广泛。基本触发电路有R-S触发器、T触发器、D触发器、J-K触发器等。 |
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条