1) hardware logic electric circuit
硬件逻辑电路
2) hardwired logic
硬连线逻辑(电路)
3) CPLD or FPGA
硬件逻辑
1.
This Paper proposes a method which can map correlative function pins of different type microcontroller to same periphery interface applied circuit flexibly,by CPLD or FPGA and loading different configuration files.
提出通过硬件逻辑芯片和加载不同的硬件逻辑配置软件,实现控制不同种类微处理器的相关功能管脚能够灵活映射连接到同一外围接口应用电路上。
4) hardware logic diagrams,HLDS
硬件逻辑图
5) logic circuit
逻辑电路
1.
In this paper, the writers introduce an efficient way to control sulfuration time by adopting time control logic circuit.
本文就生产中的应用实例论述采用逻辑电路控制硫化时间的原理、抗干扰措施等有关问
2.
The logic circuit, setting property and data gathering are introduced in detail, and an example is given to confirm the feasibility of the design.
文中详细介绍了串口数据采集中涉及的逻辑电路、串口属性设置及数据采集 ,并通过实例证实了其可行
3.
This paper introduces the system structure and working principle of the BCD code message data processing system for the development of STD industrial control on TCZ type electron scale installation,and mainly deals with the design of logic circuit and the processing algorithm of data.
着重论述了逻辑电路的设计和数据处理算法。
6) logic circuits
逻辑电路
1.
Nanoelectronic logic circuits with carbon nanotube transistors;
基于碳纳米管场效应管构建的纳电子逻辑电路
2.
On the basis of CCPN,the topological structure and dynamic process of logic circuits were described,and formalized in this model.
该模型在有色Petri网的基础上对逻辑电路的拓扑结构和动态运行过程进行了形式化描述,给出了逻辑电路与CCPN的映射关系,引入了受控门函数集,并按照充分考虑逻辑电路特殊性和稳定性的激发规则,加入了有效的约定,较好地解决了逻辑电路仿真过程中电路拓扑结构难以有效描述的问题。
3.
And using the software of MAX+PLUSII, we can generate the logic circuits of all signals which are needed for PDP s display in various methods.
介绍了近年来彩色等离子体显示技术的主要进展和发展规模, 利用 M A X+ P L U SⅡ软件,使用多种方法产生 P D P( 等离子体显示器) 所需要的各种信号的逻辑电路,并将信号下载到硬件电路上,使得 P D P 显示屏上有彩条出现。
补充资料:电阻-晶体管逻辑电路
由晶体管和串接在晶体管基极上的电阻组成以实现"或非"逻辑操作的单元门电路,简称RTL电路。RTL电路的每一个逻辑输入端各有一个晶体管,每一输入级晶体管基极串接一个等值电阻,全部晶体管共发射极并联接地,集电极直接耦合,有一个公共负载电阻为输出端,实现"或非"逻辑操作。由图 可知,去掉每个输入端电阻Rb,RTL电路就变为直接耦合晶体管逻辑电路(DCTL),所以RTL电路有时也叫作补偿 DCTL电路。DCTL电路存在严重的"抢电流"问题,因而无法实用,很快为RTL电路所取代。RTL电路是最早研制成功的一种有实用价值的集成电路。有N 个门的输入端并接在DCTL电路输出端,因为DCTL电路输出端门的晶体管基极导通电压,电流曲线并不能完全一致,并联在一起,输入电流易出现分配不均匀的现象。输入电流小的负载门可能得不到足够的基极驱动电流,达不到饱和,从而输出端可能从应有的"0"态改变??"1"状态,使系统出现差错。负载输入端并接越多,产生电流分配不匀的可能性越大。这种现象叫作"抢电流"。
RTL电路是每一输入级基极串接一个电阻,旨在得到改善和补偿,使基极输入电流 Ib对基极-发射极V-Ib特性的依赖性小一些。根据 Rb的阻值即可确定RTL电路的最大负载门数。
RTL电路结构简单,元件少。RTL电路的严重缺点是基极回路有电阻存在,从而限制了电路的开关速度,抗干扰性能也差,使用时负载又不能过多。RTL电路是一种饱和型电路,只适用于低速线路,实际上已被淘汰。为了改善RTL逻辑电路的开关速度,在基极电阻上再并接一个电容,就构成了电阻-电容-晶体管逻辑电路(RCTL)。有了电容,不仅可以加快开关速度,而且还可以加大基极电阻,从而减小电路功耗。但是,大数值电阻和电容在集成电路制造工艺上要占去较大的芯片面积,而且取得同样容差值的设计也比较困难。因此,RCTL电路实际上也没有得到发展。
参考书目
汪希时编著:《晶体管-晶体管逻辑集成电路与数字技术》,科学出版社,北京,1982。
RTL电路是每一输入级基极串接一个电阻,旨在得到改善和补偿,使基极输入电流 Ib对基极-发射极V-Ib特性的依赖性小一些。根据 Rb的阻值即可确定RTL电路的最大负载门数。
RTL电路结构简单,元件少。RTL电路的严重缺点是基极回路有电阻存在,从而限制了电路的开关速度,抗干扰性能也差,使用时负载又不能过多。RTL电路是一种饱和型电路,只适用于低速线路,实际上已被淘汰。为了改善RTL逻辑电路的开关速度,在基极电阻上再并接一个电容,就构成了电阻-电容-晶体管逻辑电路(RCTL)。有了电容,不仅可以加快开关速度,而且还可以加大基极电阻,从而减小电路功耗。但是,大数值电阻和电容在集成电路制造工艺上要占去较大的芯片面积,而且取得同样容差值的设计也比较困难。因此,RCTL电路实际上也没有得到发展。
参考书目
汪希时编著:《晶体管-晶体管逻辑集成电路与数字技术》,科学出版社,北京,1982。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条