1) ping-pang cache controller
乒乓缓存控制器
2) ping-pong buffer
乒乓缓存
1.
Based on the parallel feature of Digital Signal Processor(DSP),the parallel architecture of 2-D integral lifting scheme was presented to perform simultaneously data transfer and wavelet transform with the strategy of ping-pong buffer.
该结构采用乒乓缓存策略,使得数据的传输和小波变换能够同时进行;用基于行的列变换方法使得列变换只需少量行变换结果就能进行列变换;用移位操作代替乘法操作,大大减少了算法的运算量。
2.
The strategy of Ping-Pong buffer allows data transfer and code to perform simultaneously.
该算法采用乒乓缓存策略,使得数据的传输和编码能够同时进行。
3) ping-pang cache
乒乓缓存
1.
Design and realization of ping-pang cache in high-speed optical communication bus system
高速光纤总线系统中乒乓缓存的设计与实现
4) ping-pang control
乒乓控制
5) ping-pong memory
乓乒存储器
6) ping-pang cache structure
乒乓缓存结构
1.
The principle and features of ping-pang cache structure were discussed, and a real ping-pang cache structure was also given which consisted of high-speed, large capacity SRAM and CPLD.
高速数字视频处理系统中,为了缓解恒速的视频编解码与变速的DSP图像处理过程之间的矛盾, 常采用乒乓缓存结构作为图像数据输入/输出缓冲器。
补充资料:处理器缓存
缓存是指可以进行高速数据交换的存储器,它先于内存与CPU交换数据,因此速度很快。L1 Cache(一级缓存)是CPU第一层高速缓存。内置的L1高速缓存的容量和结构对CPU的性能影响较大,不过高速缓冲存储器均由静态RAM组成,结构较复杂,在CPU管芯面积不能太大的情况下,L1级高速缓存的容量不可能做得太大。一般L1缓存的容量通常在32—256KB。L2 Cache(二级缓存)是CPU的第二层高速缓存,分内部和外部两种芯片。内部的芯片二级缓存运行速度与主频相同,而外部的二级缓存则只有主频的一半。L2高速缓存容量也会影响CPU的性能,原则是越大越好,现在普通台式机CPU的L2缓存一般为128KB到2MB或者更高,笔记本、服务器和工作站上用CPU的L2高速缓存最高可达1MB-3MB。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条