说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 交替/并行采集
1)  interleaving/multiplexing sampling
交替/并行采集
2)  Time-interleaved sample
时间交替并行采集
3)  interleaving/multiplexing data-acquisition
并行交替式数据采集
4)  interleaved sampling ADC
并行交替采样ADC
1.
In the certain design, we employ interleaved sampling ADCs to realize the sample rate of 2Gsps, adopt differential transmission to guarantee the signal integrity, use DDR SDRAM and programmable logic device to implement high speed data storage and bus interfacing.
设计中采用了并行交替采样ADC技术,用两个1Gsps的ADC通道交替采样实现等效的2Gsps的超高速数据采集,并在软件中通过数字后处理算法修正通道间的失配误差,提高系统的信噪比和有效位;对所有模拟和数字的信号传输通道均进行全差分处理,以保证信号在恶劣电磁环境中的传输质量;采用DDR数据存储技术实现高速的数据缓存;使用可编程逻辑器件FPGA实现低成本、高集成度的数据缓冲和总线接口电路;实现了PCI插卡的主设备功能和DMA传输功能,实现了高速的总线数据传输。
5)  parallel time-interleaved sampling
并行时间交替采样
6)  alternating time parallel sampling
时间交替并行采样
1.
Based on alternating time parallel sampling technology,the dual-channel data acquisition system,in which the 6 G sampling rate is realized by 3 G sampling rate ADC,is implemented in the paper.
基于时间交替并行采样技术,设计了一种由3Gsps采样率的模数转换器实现双通道6Gsps采样率的数据采集系统,重点对高速采样时钟分相延迟控制与同步时钟传输处理、基于IDDR的高速数据流分相处理、基于FIFO高速缓存与基于DDR2深存储的双重构架、板级设计的信号完整性等关键技术进行了详细探讨,同时对系统的软件架构也进行了介绍,最后给出信号实时数据采集的实验结果,并对系统的信噪比和有效位数进行了详细分析,得出系统的性能指标达到了同类产品水平。
补充资料:并行程序设计语言


并行程序设计语言
parallel programming language

b ingxing ehengxu sheji yuyan并行程序设计语言(p姗llel Pr雌n”nnungIang”age)一种用于并行程序设计的语言。并行程序设计语言可分为显式并行语言和具有并行编译功能的串行语言。显式并行程序设计语言可以用传统串行语言加上并行语句等扩充的办法形成,也可以设计一个全新的具有并行功能的语言。这种语言有SISAL,FORCE,LINDA,PARLOC和PCF POR-TRAN等等。具有并行编译功能的串行语言从用户使用角度看是一个传统的串行语言,但它的编译程序可将程序分解为并行执行的部分。 使用显式并行语言进行程序设计时用户要解决以下三个间题:①逻辑分解,即寻找一种适应并行处理的代码和数据划分。②从逻辑分解到处理系统的映射,即从资源分配负载均衡等考虑各程序部分怎样分布在系统的各台处理机上。③数据的定位。虽然上述三问题很难,但是如果程序员的水平较高,采用显式并行语言可达较高的并行度从而较高地提高系统的效率。 并行编译的过程可分为三个阶段:词法和语法分析,优化以及并行代码生成。优化是并行编译的主体,它包括以下三部分:依赖关系分析,识别;程序转换,主要是循环转换;进程的分配及调度。70年代末美国1llinois大学首先开展了向量化和并行化的工作。随之出现了许多RI形1、RAN向量化、并行化的工具,为后面的工作奠定了基础。80年代末并行化的工作已较多地开展起来。如Al〕CFOR-TRAN,交互式并行化工具lq毛OL和PA’1,等。90年代以来并行处理技术已成为计算机的一种关键技术,并行程序设计语言将会有较大的发展。 (孙钟秀)
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条