1) multi-layer floating gate
多层浮栅
2) Multi-floating Field Effect Transistor
多层浮栅晶体管
3) Multilayer-coated grating
多层膜光栅
1.
Multilayer-coated gratings realize the high spectral resolution of diffraction gratings and the high normal-incidence reflectivity of multilayer coatings in a single optical element, so they are widely used in extreme-ultraviolet (EUV) astronomical spectrometers, EUV lithography systems, and so on.
多层膜光栅是集衍射光栅的高光谱分辨率及多层膜的高反射率于一身的光学元件,在极紫外空间光谱探测、极紫外光刻等领域有着重要用途。
4) multiplex gate
多层复合栅
1.
The multiplex gate is also blocked up by using LOCOS(Local oxidation of silicon)technique to reduce the gate feedback capacitance.
该器件采用polySi/WN/Au的多层复合栅技术降低栅串联电阻,采用栅下场氧化垫高技术降低反馈电容,采用穿通型硅外延材料优化导通电阻提高器件工作效率,全离子注入自对准工艺等技术,在上述频带内,连续波,28V工作电压下,静态电流50mA,该器件输出功率达20W,效率达49%,增益大于7。
5) Multi grating Multichromator
多层光栅多色仪
6) floating gate
浮栅
1.
The extraction methods of gate coupling coefficient of floating gate device mainly aim at no-nignored channel coupling.
提取浮栅器件栅耦合率的方法一般都是针对不可忽略的沟道耦合现象进行修正。
2.
Based on the research on the changes of threshold voltage of FLOTOX EEPROM cells in different size under various states and storage temperatures,the mechanism for charge leakage on the floating gate of FLOTOX EEPROM is discussed.
本文从研究不同单元尺寸浮栅隧道氧化层EEPROM在不同状态、不同温度保存下阈值电压的变化入手 ,论述了浮栅隧道氧化层EEPROM中浮栅上电荷的泄漏机理 ,并提出了改进EEPROM保持特性的措施 。
3.
As the feature size of integrated circuits process is scaling down to 50nm, traditional floating gate based structure won’t be competent for non-volatile application resulting from slow P/E speed and poor data retention performance.
当集成电路生产工艺节点进入50nm以下,传统浮栅结构的编程擦除速度和数据保持能力已经无法同时满足非挥发存储应用的要求。
补充资料:多层沉积层
分子式:
CAS号:
性质:由两种或两种以上相继沉积的金属构成的沉积层。这些沉积层可以由不同特性的同一金属或不同金属构成。如为了提高镍镀层的防护性,有时采用双层镍或三层镍镀层。又如为防护-装饰目的采用的铜/镍/铬三层镀层。
CAS号:
性质:由两种或两种以上相继沉积的金属构成的沉积层。这些沉积层可以由不同特性的同一金属或不同金属构成。如为了提高镍镀层的防护性,有时采用双层镍或三层镍镀层。又如为防护-装饰目的采用的铜/镍/铬三层镀层。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条