2) Parallel prefix adder
并行前缀加法器
1.
This paper proposed a Kind of Sparse Tree Adder which is based on the parallel prefix adder and exchanges the area and delay increasing in the preprocess and post-process stage for the area and delay saving in the parallel prefix carry stage.
提出了一种稀疏树加法器,该加法器基于并行前缀加法器,以预处理和后处理阶段的面积和延迟换取并行前缀进位阶段的面积和延迟,可针对大多数并行前缀加法器进行改进,在较长操作数相加时可节省面积同时减小关键路径延迟。
4) binary parallel adder
二进制并行加法器
1.
A fast 64bit binary parallel adder for high performance microprocessors and DSP processors is presented.
介绍了一个用于高性能的微处理器和 DSP处理器的快速 6 4位二进制并行加法器 。
5) parallel decimal adder
并行十进制加法器
6) parallel full adder
并行全加器
补充资料:加权加法器
分子式:
CAS号:
性质:在对某一量值的多组测量中,考虑到每组测量结果的“权”后,计算出这一列测量结果总和的装置称加权加法器。“加权”是对测量值进行变换的一种方法。它的:目的是要突出测量值中的某些部分,抑制测量值中的另一些部分。实现的方法是将测量值中不同组成部分乘以不同的比例因子。
CAS号:
性质:在对某一量值的多组测量中,考虑到每组测量结果的“权”后,计算出这一列测量结果总和的装置称加权加法器。“加权”是对测量值进行变换的一种方法。它的:目的是要突出测量值中的某些部分,抑制测量值中的另一些部分。实现的方法是将测量值中不同组成部分乘以不同的比例因子。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条