说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 缓存器
1)  buffer [英]['bʌfə(r)]  [美]['bʌfɚ]
缓存器
1.
This paper introduces the control technology of variable quantization step length,discusses the rate control algorithm based on buffer and the feed forward rate control algorithm in details,and compares the respective advantages and disadvantages comprehensively.
介绍了可变量化步长速率控制技术,详细论述了基于缓存器的速率控制算法和前馈速率控制算法,综合比较了各自的优缺点,概括论述了视频码率控制技术的发展现状,并给出了下一步的研究方向。
2.
Advances in research on all-optical buffer,the key of packets switching in the all-optical network,is reviewed.
综述了在全光传送网向以包交换为基础的全光交换网过渡的关键技术之一 :全光缓存器的研究进展 ,介绍了各种全光缓存器的原理、性能 ,并讨论了其发展方向。
3.
Combining the theoretics and practice,the working theory,working style and capacitance scheme of the buffer had been investigated.
采用理论与实践相结合的方法,对缓存器的工作原理、工作方式、容量配置进行了研究;经过分析、计算,得出不同工作方式下缓存器最佳配置原则,以及不同传输速率下缓存器最佳容量配置。
2)  buffer rcgister
缓冲缓存器
3)  storage register(SR)
储存缓存器
4)  Optical buffer
光缓存器
1.
A novel optical buffer based on optical fiber loop is detailed.
提出了一种基于光纤环的光缓存器的结构,对结合半导体光放大器作光开关的此结构的物理模型进行了详细描述,并根据此模型分析了其增益、噪声、信噪比等方面的特性。
2.
The paper first studies photonic switching technology deeply, then introduces acousto optic tunable filters and optical buffer in particular which are key components in all optical networks, finally envisions the future of photonic switching technology.
在对光交换技术深入研究的基础上 ,对光网络中的关键器件 ,声光可调滤波器及光缓存器作了详细介绍 ,最后对光交换的发展前景作了展
3.
Optical buffer is one of most important element in optical packet switching network.
全光网是未来光纤通信网络的发展方向,全光包交换是全光网的一种优选技术,全光缓存器是全光包交换的重要基础元件。
5)  Base Register (BR)
基缓存器
6)  Double Register
双缓存器
补充资料:高速缓冲存储器
      在计算机存储系统的层次结构中,介于中央处理器和主存储器之间的高速小容量存储器。它和主存储器一起构成一级的存储器。高速缓冲存储器和主存储器之间信息的调度和传送是由硬件自动进行的,程序员感觉不到高速缓冲存储器的存在,因而它对程序员是透明的。
  
  作用 在计算机技术发展过程中,主存储器存取速度一直比中央处理器操作速度慢得多,使中央处理器的高速处理能力不能充分发挥,整个计算机系统的工作效率受到影响。有很多方法可用来缓和中央处理器和主存储器之间速度不匹配的矛盾,如采用多个通用寄存器、多存储体交叉存取等,在存储层次上采用高速缓冲存储器也是常用的方法之一。很多大、中型计算机以及新近的一些小型机、微型机也都采用高速缓冲存储器。
  
  高速缓冲存储器的容量一般只有主存储器的几百分之一,但它的存取速度能与中央处理器相匹配。根据程序局部性原理,正在使用的主存储器某一单元邻近的那些单元将被用到的可能性很大。因而,当中央处理器存取主存储器某一单元时,计算机硬件就自动地将包括该单元在内的那一组单元内容调入高速缓冲存储器,中央处理器即将存取的主存储器单元很可能就在刚刚调入到高速缓冲存储器的那一组单元内。于是,中央处理器就可以直接对高速缓冲存储器进行存取。在整个处理过程中,如果中央处理器绝大多数存取主存储器的操作能为存取高速缓冲存储器所代替,计算机系统处理速度就能显著提高。
  
  
  原理  高速缓冲存储器通常由高速存储器、联想存储器、替换逻辑电路和相应的控制线路组成(见图)。在有高速缓冲存储器的计算机系统中,中央处理器存取主存储器的地址划分为行号、列号和组内地址三个字段。于是,主存储器就在逻辑上划分为若干行;每行划分为若干的存储单元组;每组包含几个或几十个字。高速存储器也相应地划分为行和列的存储单元组。二者的列数相同,组的大小也相同,但高速存储器的行数却比主存储器的行数少得多。联想存储器用于地址联想,有与高速存储器相同行数和列数的存储单元。当主存储器某一列某一行存储单元组调入高速存储器同一列某一空着的存储单元组时,与联想存储器对应位置的存储单元就记录调入的存储单元组在主存储器中的行号。当中央处理器存取主存储器时,硬件首先自动对存取地址的列号字段进行译码,以便将联想存储器该列的全部行号与存取主存储器地址的行号字段进行比较:若有相同的,表明要存取的主存储器单元已在高速存储器中,称为命中,硬件就将存取主存储器的地址映射为高速存储器的地址并执行存取操作;若都不相同,表明该单元不在高速存储器中,称为脱靶,硬件将执行存取主存储器操作并自动将该单元所在的那一主存储器单元组调入高速存储器相同列中空着的存储单元组中,同时将该组在主存储器中的行号存入联想存储器对应位置的单元内。
  
  当出现脱靶而高速存储器对应列中没有空的位置时,便淘汰该列中的某一组以腾出位置存放新调入的组,这称为替换。确定替换的规则叫替换算法,常用的替换算法有:最近最少使用法(LRU)、先进先出法(FIFO)和随机法(RAND)等。替换逻辑电路就是执行这个功能的。另外,当执行写主存储器操作时,为保持主存储器和高速存储器内容的一致性,对命中和脱靶须分别处理:①写操作命中时,可采用写直达法(即同时写入主存储器和高速存储器)或写回法(即只写入高速存储器并标记该组修改过。淘汰该组时须将内容写回主存储器);②写操作脱靶时,可采用写分配法(即写入注存储器并将该组调入高速存储器)或写不分配法(即只写入主存储器但不将该组调入高速存储器)。
  
  高速缓冲存储器的性能常用命中率来衡量。影响命中率的因素是高速存储器的容量、存储单元组的大小、组数多少、地址联想比较方法、替换算法、写操作处理方法和程序特性等。
  
  采用高速缓冲存储器技术的计算机已相当普遍。有的计算机还采用多个高速缓冲存储器,如系统高速缓冲存储器、指令高速缓冲存储器和地址变换高速缓冲存储器等,以提高系统性能。随着主存储器容量不断增大,高速缓冲存储器的容量也越来越大。
  
  

参考书目
   苏东庄:《计算机系统结构》,国防工业出版社,北京,1981。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条