1) Coherent Delay Lock Loop(CDLL)
相干延迟锁定跟踪环
2) Non-coherent Delay Lock Loop (NCDLL)
非相干延迟锁定跟踪环
3) CDLL
相干延迟锁定环
1.
A Coherent Delay-Locked Loop(CDLL) is proposed based on interpolation and integrate/dump filter for PN code tracking in DS-CDMA systems.
提出一种基于内插与积分清除滤波的相干延迟锁定环(CDLL),用于直接序列码分多址(DS-CDMA)系统的伪随机码跟踪,并对其进行了性能分析。
4) non-coherent delay-lock tracking loop
非相干延迟锁定环
1.
This paper addresses the effect of multipath fading on non-coherent delay-lock tracking loop in DS-SS systems.
基于工程背景,结合实际应用中遇到的多径问题,首先从理论上进行分析,而后在systemvue2006仿真环境下对多径信道进行建模,着重仿真分析了多径效应对伪码跟踪环路的影响,给出了不同多径参数的情况下,非相干延迟锁定环路的鉴相特性曲线,对实际应用具有一定的指导意义。
5) delay locked loop
延迟锁相环
1.
To make the parallel data bit-synchronization and reduce the bit error rate (BER),a delay locked loop (DLL) is used to place the center of the data eye exactly at the rising edge of the data-sampling clock.
应用一个延迟锁相环,将数据的眼图中心调整为与参考时钟的上升沿对准,因而同步了并行恢复数据,并降低了误码率。
2.
A kind of full-digital noncoherent delay locked loop (DLL) based on interpolation is proposed.
提出了一种基于内插滤波器的全数字非相干二元鉴相延迟锁相环(Delay Iocked loop,DLL),在分布式卫星地球站系统中实现各地球站与卫星的高精确伪码测距。
6) DLL
延迟锁相环
1.
VLSI Design and Implementation of Control Module in DLL;
延迟锁相环控制模块的VLSI设计与实现
2.
In this paper, a low-jitter process-independent DLL(delay locked loop) based on self-biased techniques is presented.
本文给出了一种采用自偏置技术的低抖动延迟锁相环,可应用于高频时钟产生电路。
补充资料:相干散射和非相干散射
再辐射的光量子频率和被吸收的光量子频率准确相等的散射过程称为相干散射。在相干散射的情况下,源函数准确地等于平均辐射强度。再辐射的光量子频率和被吸收的光量子频率不相等的散射过程称为非相干散射。在天体物理中,存在一系列因素使散射过程成为非相干散射。主要的因素是:原子的能级有一定的宽度、原子的热运动和湍动以及压力效应等。对于非相干散射,源函数是相当复杂的。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条