说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 变频器/流水线技术
1)  inverter / pipeline technology
变频器/流水线技术
2)  technique of frequency-converter
变频器技术
3)  pipelining technology
流水线技术
1.
Design and implementation of FIR filter based on pipelining technology;
基于流水线技术的FIR滤波器的设计与实现
4)  pipeline [英]['paɪplaɪn]  [美]['paɪp'laɪn]
流水线技术
1.
After multirate signal processing,distributed arithmetic and pipeline technologies are applied in multirate DA FIR,the quantity of computing is decreased heavily,and the speed of processing is increased.
该方法采用了多速率信号处理技术、分布式算法和流水线技术,使多速率DAFIR滤波器计算量大大减少,处理速度得到极大提高。
2.
Through a comparison and analysis of the classic design method of phase accumulater of DDS based on Verilog HDL ,a design method of pipeline and blending adder with register is presented in the paper.
通过对基于VerilogHDL的DDS相位累加器的传统设计方法的对比分析,提出了应用流水线技术加法器与寄存器结合在一起进行相位累加器设计的方案,该方案既具有提高速度又具有节约资源的优点,并且以一个八位相位累加器为例,给出了实验仿真结果。
3.
For optimizing floating-point units,a design based on pipeline techniques is described in this paper.
运用流水线技术对单精度浮点乘法和加法运算单元进行了优化设计。
5)  pipelining [英][,paip'lainiŋ]  [美][,paɪp'laɪnɪŋ]
流水线技术
1.
the project of the control unit and saving unit is put forward, and the paper gives explanations of the key technique like pipelining etc.
首先介绍了系统的组成和总体设计,然后在此基础上详细提出了控制单元模块和存储单元模块的设计方案,并对其中的关键技术如流水线技术加以具体说明,最后在现场可编程门阵列 FPGA 中用 VerilogHDL 硬件描述语言实现了控制逻辑,很好的完成了空载固态记录器中控制模块的设计。
2.
Some special approaches, such as pipelining, reconstructing variable length code tables and partitioning a long look-up table into several shorter ones, which facilitates parallelity, are introduced.
通过将码表改造、分割长码表为几个短码表并行查表、使用流水线技术等措施减少关键路径的延时以提高工作频率,保证了MPEG 4ASP@L5格式码流的实时解码。
3.
A method based on assembly language optimizing source code of TMS320C6000 through software pipelining is presented.
介绍了一种利用汇编语言 ,借助流水线技术优化 TMS3 2 0 C60 0 0源代码的方法。
6)  pipeline technology
流水线技术
1.
Research on Application of Pipeline Technology Based on FPGA in DSP Operation
流水线技术在基于FPGA的DSP运算中的应用研究
2.
This Paper aims at studying the realization of high resolution SAR simulator based on Field Programmable Gate Array(FPGA),it makes use of the pipeline technology,parallel array technology in modern VLSI design and takes advantage of the excellent performance,abundant resources of VLSI.
本文着眼于高分辨率SAR模拟器的FPGA实现的算法研究,充分利用现代VLSI设计中的流水线技术与并行阵列技术以及超大规模集成电路FPGA的优良性能和丰富资源,在时间上采用同步流水结构、空间上采用并行阵列形式,将速度和容量问题统一为数据的高速生成问题,给出了SAR回波数学模型和硬件实现框图。
3.
The optimization designs of FIR filter implemented on FPGA with pipeline technology and distributed arithmetic are presented in the first.
介绍了应用流水线技术、分布式算法对FIR滤波器在FPGA硬件实现上的优化设计,并以Altera公司的DSPBuilder为例,详述了采用新一代DSP辅助设计工具,将MATLAB的Simulink环境和FPGA开发工具组合在一起,进行DSP设计的通用流程。
补充资料:变频器技术术语介绍
阻抗:指含有电阻、电感和电容的电路里,对交流电所起的阻碍。电容三点式振荡器(也叫考兹振荡器):自激振荡器的一种。由串联电容与电感回路及正反馈放大器组成。因振荡回路两串联电容的三个端点与振荡管三个管脚分别相接而得名。

环路滤波器:具有以下两种作用的低通滤波器:在鉴相器的输出端衰减高频误差分量,以提高抗干扰性能;在环路跳出锁定状态时,提高环路以短期存储,并迅速恢复信号。

微分电路:输出电压与输人电压成微分关系的电路,由电阻和电容组成。

vco振荡器:在振荡电路中采用压控元件作为频率控制器件的振荡器,vco是压控振荡器的简称。

最小移频键控(gmsk):是一种使调制后的频谱主瓣窄、旁瓣衰落快,从而满足gsm系统要求的信道宽度为200khz的要求,节省频率资源的调制技术。

pcm编码(又叫脉冲编码调制):数字通信的编码方式之一。主要过程是将话音、图像等模拟信号每隔一定时间进行取样,使其离散化,同时将抽样值按分层单位四舍五人取整量化,同时将抽样值按一组二进制码来表示抽样脉冲的幅值。

时分多扯tdma与载频复用技术:gsm系统采用频分复用技术,整个工作频段分为 124对载频,其载频间隔为200khz,双工间隔为45mhz。上行频段(移动台到基站)为890mhz-gl5mhz,下行频段(基站到移动台)为935mhz-960mhz。在上、下行频段中序号为 n(n=l~124)的载频对的频率可用 fu(n)=890+0.2nmhz(上行)或 fd(n)=935+0.2nmhz=fu(n)+45mhz(下行)。在每个射频信道,gsm系统采用了时分多址接人技术,每个载频按时间划分成tdma帧,其帧长为 4.6ms;每个 tdma帧分割为 8个时隙,时隙长为557 ps。因此在一个载频上可以有8台手机同时工作(一个手机占用一个时隙)。gsm手机在接收发射时使用同样的时隙号,而接收的tdma帧开始时刻相对于发射的tdma帧开始时刻延迟了3个时隙的时间间隔,使时间的接收发射时隙分开,即tdma帧的交错,避免了gsm在同一时间同时接收发射引起的于扰,所以gsm手机没有采用价格昂贵的双工滤波器,从而也降低了成本。

数字信号调制与解调技术:gsm系统为了满足移动通信对邻信道干扰的严格要求,采用高斯滤波最小移频键调制方式(gmsk),这种gmsk调制方式,调制速率为270833kbe,每个时分多址tdma帧占用一个时隙来发送脉冲簇,其脉冲簇的速率为33.86kbo。

抗干扰、抗衰落技术:gsm系统采用循环冗余码对话音数据进行保护,以提高检错和纠错的能力(即信道编码技术)。采用将一个语音帧内的456bit数据分散到相邻的8个时分多址tdma帧中,这样即便丢失一个时分多址tdma帧也可以通过信道编码将其恢复;采用自适应均衡技术解决多径衰落引起的时延扩展导致码元串扰;采用伪随机跳频序列(每秒跳频217次,即每帧跳一次频),解决同频干扰和频率选择性的衰落问题。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条