1) joint decoder
联合译码器
2) unified channel decoder
联合信道译码器
1.
Furthermore, a unified channel decoder for mobile terminal is designed which can support several communication standards, uses least resource and save cost in this paper.
设计了一种用于移动终端的联合信道译码器,可支持多种通信标准,达到最大限度利用共享资源,从而节省总体成本。
3) cascaded decoder
级联译码器
4) joint iterative demodulation and decoding
联合解调译码
5) joint iterative decoding
联合迭代译码
1.
In the scheme,progressive edge-growth(PEG) algorithm is used to optimize the Tanner graph of the LDPC code,and joint iterative decoding is performed at the decoder by exploiting the correlation among sources.
该方案运用渐进边增长(PEG)算法对LDPC码的Tanner图进行优化,而在译码端利用信源之间的相关性进行联合迭代译码。
6) Joint Demodulation and Decoding
解调与译码联合
补充资料:译码器
译码器
decoder
ylmoq!译码器(decoder)将每一个输人代码转换为另一个对应的输出代码,即完成翻译代码工作的组合逻辑电路。它常用在数字显示电路中。 图1是一个2线一4线译码器的逻辑图,AIA。是输人代码,Y3、YZ、Yl、Y。是输出代码。由表1可见,当A:、A。为任一代码时,Y3、YZ、Y卜Y。均给出一个对应的代码。而且,由于每个输出代码中仅有一位是1,因而可以分别用每根线的输出1状态作为一个输人代码的译码输出。 图12线一4线译码器的逻辑图 图1中的S端是附加控制端,S一1时译码器工作,S一。时译码器被禁止工作,每个输出端都停留在逻辑。状态。如果把S作为数据输人端,A:、A0作为地址输人端,则此电路又是一个多路分配器。 表1图i电路的功能表┌───┬──────┐│AIA。 │Y3 YZ YIY。 │├───┼──────┤│00 │0 0 01 │├───┼──────┤│01 │0 0 10 │├───┼──────┤│1O │0 1 00 │├───┼──────┤│11 │1 0 00 │└───┴──────┘ 在有些译码器中,每个输出代码中可能不止一位是1,常见的七段字形译码器就是一例。图2是七段字形译码器的符号,表2是它的功能表。从表2中可以看到,输人代码A3A:AIA。的。。。。一1001状态分别表示十进制数的O一9,输出代码的a、b、e、d、e、f、g分别控制着七段字符显示器(见图3)的一段。例如当A。AZAIA。=o一01(表示十进制的5)时,输出代码abedefg=10一2011,即a、C、d、f、g为1,于是对应的各段被点亮,在显示器上显示出5的字形。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条