1) IP reuse
IP复用
1.
IP reuse technology and implementation based on Nios Ⅱ embedded processor;
基于嵌入式处理器软核Nios Ⅱ的IP复用技术
2) IP core reuse
IP核复用
1.
The IP core reuse technology used in .
本文主要介绍了用VerilogHDL进行FPGA设计和优化的一些实用方法,最后还介绍了IP核复用技术在FPGA设计中的应用。
5) Reusable IP Core
复用IP核
1.
Research on Test Architectures of Reusable IP Core and SOC (System on a Chip);
可复用IP核以及系统芯片SOC的测试结构研究
6) reused IP core
可复用IP核
1.
To enhance the reusability and reduce the development cycle,the scheme implemented with Field Programable Gate Array(FPGA)and reused IP core is proposed.
为了提高全数字交流伺服系统中各个功能模块的可复用性,缩短开发周期,分析了可复用IP核的设计方法与准则,依据电压空间矢量脉宽调制原理,采用自顶向下的设计方法,给出了系数整定、扇区判断、时间计算与分配、数据锁存以及PWM生成等模块的设计方法,实现了一种采用FPGA和可复用知识产权核(IP Core)相结合的全数字化速度伺服系统。
补充资料:电力线载波保护复用载波机
电力线载波保护复用载波机
multi purpose PLC equipment for teleprotection system
d一onl一x一on zolbo boohu fuyong 20一boJ-电力线载波保护复用载波机(multi purposePLC equiPment for teleProteetion system)见电力线载波机。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条