说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 状态机
1)  state machine
状态机
1.
Hardware implementation of the USB 2.0 event detection module based on state machines;
基于状态机的USB 2.0事件检测模块的硬件实现
2.
Design of collaborative workflow system based on finite state machine model;
基于状态机模型设计协作式工作流系统
3.
The state machine design of a multi-channel analyzer;
多道脉冲分析系统的状态机设计
2)  FSM
状态机
1.
DESIGN METHOD AND IMPLEMENTATION OF FSM BASED ON VHDL;
基于VHDL的有限状态机设计方法与实现
2.
An ROM Interface Model Based on FSM;
基于状态机的ROM接口电路模型
3.
This paper proposes the hardware architecture of motion control system of AOI system based on PLC,completes software design of motion control system,and FSM will be introduced in the preparation of the PLC program,which simplifies the programming,and effectively guarantees stability and reliability of the system.
以自动光学检查设备(AOI设备)为研究对象,提出了基于PLC的AOI设备运动控制系统的硬件体系结构,完成了控制系统的软件设计,将状态机思想引入于PLC程序的编写中,简化了编程,有效地保证了系统的稳定性及可靠性;通过使用PLC位置控制模块实现了对AOI设备的运动控制,对定位精度要求较高的部分进行了误差补偿,保证了系统的运动控制精度。
3)  finite state machine
状态机
1.
by analyzing crossway traffic rules and characteristics,the paper puts forward a design of traffic light control system with VHDL and finite state machine.
以可编程逻辑器件(CPLD)为核心,应用VDHL语言和有限状态机的方法设计交通信号灯控制系统,在MAX+PLUS II环境下进行了仿真实验,结果显示该设计符合设计要求,通过实验,验证了设计的正确性。
2.
Aiming at the problem of IP duplicate usage in the design of SoC(System-on-a-Chip),a hardware interface synthesis method is presented based on the automatic generating by the finite state machine.
针对系统芯片SoC(System-on-Ch ip)设计中IP复用问题,提出了一种基于状态机FSM(F in iteState M ach ine)自动生成的SoC硬件接口综合设计方法,给出了基于Verilog语言的接口程序设计,通过实例仿真验证了该方法的可行性。
3.
The principle of the proposed technique is firstly to utilize automatic test pattern generator tools to generate deterministic test patterns with short length and high fault coverage, then the generated patterns are sorted to get low power test sequence, and finally the BIST circuit description is automatically generated by selecting finite state machine optimiz.
先对原型设计用自动测试图形工具生成长度短、故障覆盖率高的确定性测试图形,然后对生成的图形排序以取得低功耗测试序列,再选择状态机优化和综合方案,最后自动生成BIST电路描述。
4)  state-machine
状态机
1.
In the paper,an control method is achieved by state-machine circuit in a CPLD.
文中采用CPLD,以状态机电路的形式,完成浮点放大电路的可靠控制。
2.
And the designing of state-machine module was emphatic introduced.
为了在FPGA上实现简化的PCI接口控制器采用模块设计的方法,将PCI接口逻辑分成四个模块,重点介绍了状态机模块的设计,并给出了存储器读操作的仿真波形。
3.
Discarding the traditional method,in which DSP(digital signal processor) is used to calculate the duty ratio and CPLD to generate pulse-width-modulation signals,this scheme integrates the duty-cycle calculation part into CPLD and state-machine technology is also used to generate rectifier-inverter switch states.
该方案摒弃了常规的采用DSP(数字信号处理器)计算占空比、CPLD进行调制的思路,将调制部分的占空比计算也完全集成到CPLD内部,同时采用了状态机输出整流逆变开关状态。
5)  Status Machine
状态机
1.
This paper presents the implementation of a new SDRAM controller based on convolutional interleaver by using simplified status machine module.
针对SDRAM复杂的控制逻辑,使用简化的状态机模型实现了卷积交织的SDRAM控制器设计,本设计比通用SDRAM控制器使用更少的逻辑资源,最高运行时钟频率超过120MHz,在ADTB-T发射机和接收机中运行良好。
2.
In this paper, the signal and the status machine of the PCI bus target interface is described.
本文对雷达回波记录与重演设备中的PCI总线目标接口控制器的逻辑功能及其状态机进行了比较细致的描述,利用max+plusII实现了PCI目标接口控制器的功能仿真,并得到了仿真时序图。
3.
A kind of FPGA implementation of simplified UART function in an ARM+FPGA architecture is proposed in this paper The status machine is used to describe the basic function of the transmitter and the receiver Finally the simulations of transmitting and receiving are provided within one serial data fram
提出了一种 ARM+FPGA结构系统中简化 UART功能的 FPGA实现方法 ,使用了状态机来描述接收器和发送器的基本功能 ,最后分别给出了一个串行数据帧长度的接收和发送的仿真结
6)  organism state
机体状态
1.
According to the statistical data from Zhongyuan Group,initial vectors of organism state are given,and a simulation is conducted by co.
根据对中远集团部分远洋船员统计数据,建立机体状态初始向量,结合过程矩阵进行仿真,结果显示船员从第5个月时,开始出现再适应期(休船期)。
补充资料:应力状态和应变状态
      构件在受力时将同时产生应力与应变。构件内的应力不仅与点的位置有关,而且与截面的方位有关,应力状态理论是研究指定点处的方位不同截面上的应力之间的关系。应变状态理论则研究指定点处的不同方向的应变之间的关系。应力状态理论是强度计算的基础,而应变状态理论是实验分析的基础。
  
  应力状态  如果已经确定了一点的三个相互垂直面上的应力,则该点处的应力状态即完全确定。因此在表达一点处的应力状态时,为方便起见,常将"点"视为边长为无穷小的正六面体,即所谓单元体,并且认为其各面上的应力均匀分布,平行面上的应力相等。单元体在最复杂的应力状态下的一般表达式如图1,诸面上共有9个应力分量。可以证明,无论一点处的应力状态如何复杂,最终都可用剪应力为零的三对相互垂直面上的正应力,即主应力表示。当三个正应力均不为零时,称该点处于三向应力状态。若只有两对面上的主应力不等于零,则称为二向应力状态或平面应力状态。若只有一对面上的主应力不为零,则称为单向应力状态。
  
  
  应力圆  是分析应力状态的图解法。在已知一点处相互垂直的待定截面上应力的情况下,通过应力圆可求得该点处其他截面上的应力。应力圆也称莫尔圆。图2b即为图2a所示平面应力状态下表示垂直于xx平面的面上之应力与x、x截面上已知应力间关系的应力圆。利用它可求得:①任意 α面上的应力;②"最大"和"最小"正应力;③"最大"和"最小"剪应力。由应力圆上代表"最大"和"最小"正应力的A、B点可知,这些正应力所在截面上的剪应力为零,因而"最大"和"最小"正应力也就是该点处的主应力。
  
  
  应变圆  也称应变莫尔圆,是分析应变状态的图解法,其原理与应力圆类似,但应变圆的纵坐标为负剪应变的一半,横坐标为线应变 ε。在已知一点处的线应变εx、εy与剪应变γxy时,即可作出应变圆,从而求得该点处主应变 ε1与ε2的大小及其方向。在实验分析的测试中常用各种形状的应变花测量(见材料力学实验)一点处三个方向的应变,例如用"直角"应变花可测得一点处的线应变ε、ε45°、ε90°。根据一点处三个方向的线应变也可利用应变圆求得该点处的主应变ε1与ε2
  
  广义胡克定律  当按材料在线弹性范围内工作时,一点处的应力状态与应变状态之间的关系由广义胡克定律表达。对于各向同性材料,弹性模量E、剪切弹性模量G、泊松比v均与方向无关,且线应变只与正应力σ有关,剪应变只与剪应力τ有关。三向应力状态下,各向同性材料的广义胡克定律为
  
  
  
  
  
  
  
  
  
  
  
  
   τxy=Gγxy
  
  
  
   τyz=Gγyz
  
  
  
   τzx=Gγzx平面应力状态(σz=0, τyz=0, γzx=0)下的广义胡克定律应用最为普遍
  
  
  
   单向应力状态下的胡克定律则为σ=Eε。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条